您的位置: 专家智库 > >

王小军

作品数:4 被引量:0H指数:0
供职机构:云南大学更多>>
相关领域:电子电信更多>>

文献类型

  • 3篇专利
  • 1篇学位论文

领域

  • 1篇电子电信

主题

  • 1篇信号
  • 1篇虚拟逻辑分析...
  • 1篇移位寄存器
  • 1篇硬件
  • 1篇硬件结构
  • 1篇硬件描述语言
  • 1篇硬件验证
  • 1篇设计方法
  • 1篇数字信号
  • 1篇自定义
  • 1篇自定义组件
  • 1篇组件
  • 1篇伪随机
  • 1篇伪随机序列
  • 1篇线性反馈移位...
  • 1篇率控制
  • 1篇逻辑分析仪
  • 1篇描述语言
  • 1篇解码
  • 1篇解码器

机构

  • 4篇云南大学

作者

  • 4篇王小军
  • 3篇舒平平
  • 3篇杜琛
  • 3篇杨军
  • 3篇赵嘎
  • 3篇陈成
  • 2篇董寅
  • 2篇张凯
  • 2篇张伟平
  • 1篇李剑

年份

  • 1篇2013
  • 3篇2012
4 条 记 录,以下是 1-4
排序方式:
基于FPGA的便携式逻辑分析仪
本设计针对当前卡式虚拟逻辑分析仪需要依赖计算机的不足,采用实时性、可重构性及可靠性好的FPGA技术设计并实现了一个便携式的逻辑分析仪。此逻辑分析仪支持3种采样模式,10种不同采样频率;并且具有6个采样通道,每个通道均支持...
杨军王小军舒平平赵嘎陈成李剑孔延兵杜琛
文献传递
基于SOPC的2D-FFT处理器的设计与实现
快速傅里叶变换广泛地应用于数字信号处理(DSP),尤其是二维快速傅里叶变换(2D-FFT)在成像技术的光谱和频域分析中有重要的应用,如图像数字水印、指纹识别、合成孔径雷达成像处理以及医学成像等。随着所需处理的数字信号量的...
王小军
关键词:SOPC系统设计方法自定义组件数字信号
基于FPGA的IMA-ADPCM编解码IP核的设计实现
本发明从IMA-ADPCM的基本原理入手,分模块逐步剖析各部分功能,利用Verilog硬件描述语言编程设计实现了一个基于FPGA的可灵活配置的IMA-ADPCM编解码IP核。通过仿真测试和不同芯片的实际验证,确保此编解码...
杨军王小军赵嘎舒平平张伟平董寅陈成张凯杜琛
文献传递
一种并行可调节的伪随机序列发生器设计
一种可多位并行输出,数据率可调节,m序列级数可配置的伪随机序列发生器。其包括:一个可调节级数的线性反馈移位寄存器组,用于产生特定级数的伪随机序列;一个多路控制器,用于产生多个移存器的级数控制信号;一个数据率控制装置,控制...
杨军赵嘎王小军舒平平张伟平董寅陈成张凯杜琛
文献传递
共1页<1>
聚类工具0