您的位置: 专家智库 > >

文献类型

  • 6篇期刊文章
  • 2篇学位论文

领域

  • 7篇电子电信
  • 1篇经济管理

主题

  • 7篇CMOS
  • 3篇时钟
  • 2篇电路
  • 2篇预处理
  • 2篇时钟恢复
  • 2篇通信
  • 2篇光纤
  • 2篇光纤通信
  • 2篇CMOS工艺
  • 1篇单片
  • 1篇单片集成
  • 1篇噪声
  • 1篇商业模式
  • 1篇时钟恢复电路
  • 1篇数据判决
  • 1篇锁相
  • 1篇锁相环
  • 1篇锁相环电路
  • 1篇同步数字系列
  • 1篇评价指标

机构

  • 8篇东南大学

作者

  • 8篇王骏峰
  • 6篇冯军
  • 5篇袁晟
  • 5篇王志功
  • 3篇熊明珍
  • 1篇李义慧
  • 1篇胡庆生
  • 1篇金杰
  • 1篇袁盛
  • 1篇刘欣芳
  • 1篇陆竞虞

传媒

  • 2篇电子器件
  • 2篇光通信技术
  • 1篇Journa...
  • 1篇Journa...

年份

  • 1篇2015
  • 1篇2007
  • 4篇2004
  • 2篇2003
8 条 记 录,以下是 1-8
排序方式:
0.18μm CMOS 10Gb/s光接收机的单片集成数据再生电路被引量:1
2004年
利用 TSMC0 .1 8μm CMOS工艺设计的 ,应用于光纤传输系统 SDH STM-64速率级 ( 1 0 Gb/s)的单片光接收机。该接收机包括限幅放大器、时钟恢复、数据判决电路。后仿真可工作在 1 0 Gb/s速率上。该电路采用 1 .8V电源电压 ,功耗 5 0 0 m W,5 0Ω负载上单端输出。摆幅 3 40 m V,芯片面积 1 .968mm× 1 .1 3 5 mm。
刘欣芳冯军金杰王骏峰陆竞虞袁盛
关键词:光接收机单片集成限幅放大器时钟恢复数据判决
10 Gb/s 0.18μm CMOS时钟恢复芯片被引量:5
2003年
介绍了基于0 18μmCMOS工艺的10Gb/s时钟恢复电路的设计。核心电路采用预处理加简单锁相环的结构。模拟结果表明,该电路能工作在10GHz频率上,输入信号峰值0 4V时,同步范围可以达到270MHz,总功耗210mW。
袁晟冯军王骏峰王志功
关键词:预处理时钟恢复CMOS
10Gb/s CMOS时钟恢复电路
本文介绍了一种利用0.18umCMOS工艺实现,用于SDH系统STM-64级别(10GHz)的时钟恢复电路。首先介绍了光纤通信系统的基本概念以及应用于光纤通信的最常见时钟恢复电路结构和基本原理,并提出了一种新型结构的单片...
王骏峰
关键词:光纤通信同步数字系列时钟恢复电路相位噪声
文献传递
11.6-GHz 0.18-μm monolithic CMOS phase-locked loop
2007年
A design of a ll. 6-GHz phase-locked loop (PLL) fabricated in 49-GHz 0. 18-μm CMOS (complementary metal-oxide-semiconductor transistor) technology is described. An analog multiplier phase detector (PD), a one-pole passive low pass filter and a three-stage ring oscillator with variable negativeresistance loads build up the monolithic phase-locked loop. The measured rms jitter of output signal via onwafer testing is 2. 2 ps under the stimulation of 2^31 - 1 bit-long pseudo random bit sequence (PRBS) at the bit rate of 11.6 GHz. And the tracking range is 250 MHz. The phase noise in the locked condition is measured to be - 107 dBc/Hz at 10 MHz offset, and that of the ring VCO at the central frequency is -99 dBc/Hz at 10 MHz offset. The circuit area of the proposed PLL is only 0. 47mm×0.72mm and the direct current (DC) power dissipation is 164 mW under a 1.8-V supply.
王骏峰冯军李义慧袁晟熊明珍王志功胡庆生
10Gb/s 0.18μm CMOS注入式时钟恢复电路
2003年
介绍了一种利用0.18μm CMOS工艺实现,用于SDH系统STM-64级别(10GHz)的时钟恢复电路。该电路采用注入式振荡器辅助锁相环的锁定。文中分析该电路的系统结构、单元电路结构和环路设计,并给出了模拟结果和版图。
王骏峰袁晟冯军王志功
关键词:CMOS工艺环路设计系统结构光纤通信
10Gb/s 0.18μmCMOS预处理芯片
2004年
介绍采用0.18μm CMOS工艺设计并实现的光纤通信接收机时钟恢复电路预处理器。核心电路采用乘法器加LC选频器的结构。测试结果表明,该电路可工作在10Gb/s 的输入速率上。
袁晟冯军王骏峰熊明珍王志功
关键词:预处理CMOS乘法器
商业模式创新绩效影响因素研究
互联网技术的发展,改变了企业的生存环境,企业必须做出调整和创新才能适应变化的环境。由于消费者的需求高度个性化,企业除了进行必要的产品创新和技术创新外,还必须进行商业模式的创新。然而新的商业模式能否有效适应市场的变化,能否...
王骏峰
关键词:商业模式创新绩效评价指标
文献传递
7.3GHz 0.18μm CMOS注入式锁相环电路
2004年
给出一种利用 0 .18μm CMOS工艺实现的注入式振荡器辅助锁相环 .在 1.8V电源电压下 ,电路工作频率为7.3GHz,功耗为 15 7m W,跟踪范围为 15 0 MHz,锁定时在 1‰ (7.3MHz)频率偏移量下的相位噪声为 - 97.36 d
王骏峰冯军袁晟熊明珍王志功
关键词:注入式锁相环CMOS工艺
共1页<1>
聚类工具0