- 一种全差分的高速CMOS运算跨导放大器(OTA)的优化设计被引量:4
- 2004年
- 全差分高速CMOS运算跨导放大器由一个折叠 级联输入级和一个共源输出增益级构成 ,并采用Cascode补偿技术 在对运算跨导放大器的性能做了详细的分析后 ,设计出一个采用单纯形优化算法的优化程序 ,它能够快速地设计出满足指标的运算跨导放大器
- 迮德东易婷方杰洪志良
- 关键词:代价函数单纯形算法
- 一种CMOS全差分两级OTA建立时间的优化设计
- 2005年
- 介绍了一种CMOS全差分两级OTA,第一级为折叠级联放大器,第二级为共源输出增益级,OTA技术采用了级联密勒电容补偿技术和开关电容共模反馈技术.在分析了OTA的零极点分布以及建立特性后,设计出一个MATLAB优化程序,找到最佳的阻尼因子和自然频率使OTA建立时间最小,并通过CadenceSpectre仿真表明,该OTA完全满足性能指标要求.
- 邹睿迮德东洪志良
- 高性能CMOS运放的设计与自动综合
- 该文主要研究了高速高增益CMOS运放的设计以及运放的自动综合问题.论文首先介绍了运放设计的一些基本概念.对通常结构的运放的性能作了归纳和比较,并介绍了最近设计运放所用到的技术.其次,研究了应用于40MHz 10位高速流水...
- 迮德东
- 关键词:增益自举∑△调制器开关电容积分器单纯形模拟退火
- 文献传递
- 一种14位、1.4MS/s、多位量化的级联型Σ△调制器被引量:5
- 2005年
- 在 0 .6μm CMOS工艺条件下设计了一种适合 DECT(Digital Enhanced Cordless Telephone)标准的 1 .4MS/s Nyquist转换速率、1 4位分辨率模数转换器的ΣΔ调制器。该调制器采用了多位量化的级联型 (2 -1 -1 4b)结构 ,通过 Cadence Spectre S仿真验证 ,在采样时钟为 2 5 MHz和过采样率为 1 6的条件下 ,该调制器可以达到 86.7d B的动态范围 ,在 3 .3 V电源电压下其总功耗为 76m W。
- 方杰易婷迮德东郑宇驰洪志良
- 关键词:∑△调制器开关电容电路模数转换器
- 一种改进的差分环型振荡器相位噪声模型被引量:1
- 2004年
- 在 Razavi模型和 Weigandt模型的基础上 ,提出了一种改进的差分环型振荡器相位噪声模型 .新模型考虑了环振非线性对相位噪声的影响 ,从新的角度讨论了相位噪声的三种发生机制和影响 ,讨论了闪烁噪声的优化方法 ,得到了新的相位噪声模型 ,并依此着重分析了对管尺寸和环振级数对相位噪声的影响 .最后 ,分析了低噪声设计的一些原则 .采用 CSM0 .35 μm工艺进行了流片验证 。
- 王涛苏彦锋迮德东洪志良
- 关键词:相位噪声低噪声