徐冉冉
- 作品数:1 被引量:4H指数:1
- 供职机构:北京理工大学信息与电子学院更多>>
- 发文基金:国家重点实验室开放基金国家自然科学基金北京市教委科技计划面上项目更多>>
- 相关领域:自动化与计算机技术更多>>
- 面向门级网表的VLSI三模冗余加固设计被引量:4
- 2014年
- 航天器在宇宙空间易受粒子的影响而产生错误,三模冗余技术是一种有效的容错机制。但是,现有的三模冗余加固设计一般是一款芯片定制一套加固方案,无法做到通用性。提出一种功能无关的VLSI门级网表三模冗余加固通用设计方案。通过对时序器件和组合逻辑器件进行不同的加固设计,实现三模冗余。根据对不同的工艺库的识别与理解,本方案还进行了驱动能力优化等。通过将上述方案工具化,并利用已有的众核处理器网表进行实验评估,全局时序器件加固面积增加为原始网表面积的185%,局部时序器件加固面积增加为原网表的1%-80%,加固方案可按设计需求配置。实验数据表明,加固后的网表中关键路径的平均时延增加为22.15%-22.86%,在设计需求配置下,性能可满足用户要求。
- 徐冉冉孟海波桂小琰申小伟安述倩
- 关键词:可靠性三模冗余组合逻辑