您的位置: 专家智库 > >

谭聪

作品数:1 被引量:2H指数:1
供职机构:复旦大学信息科学与工程学院专用集成电路与系统国家重点实验室更多>>
发文基金:国家自然科学基金国家高技术研究发展计划更多>>
相关领域:电子电信更多>>

文献类型

  • 1篇中文期刊文章

领域

  • 1篇电子电信

主题

  • 1篇电路
  • 1篇电路设计
  • 1篇延迟锁相环
  • 1篇阵列
  • 1篇数字锁相
  • 1篇数字锁相环
  • 1篇锁相
  • 1篇锁相环
  • 1篇现场可编程
  • 1篇现场可编程门...
  • 1篇相位锁定
  • 1篇门阵列
  • 1篇可编程门阵列
  • 1篇FPGA

机构

  • 1篇复旦大学

作者

  • 1篇唐璞山
  • 1篇卜海祥
  • 1篇谭聪

传媒

  • 1篇复旦学报(自...

年份

  • 1篇2009
1 条 记 录,以下是 1-1
排序方式:
一种改进的用于FPGA的快速数字锁相环电路设计被引量:2
2009年
设计了一种可以用于FPGA的数字锁相环的集成电路结构.传统的快速逼近设计方法因仅采用单层次的设计架构,会面临延迟单元数目与精度的矛盾,从而需要消耗大量的逻辑资源及面积.新设计创新性地采用多层次延迟链的结构,分粗、细、微调3级逐次进行延迟补偿.近似于采用多位数(这里相当于3位八进制)代替单一位数来代表延迟大小,与传统的单层次数字锁相环技术相比大大地减少了延迟链数目及设计面积,仅相当于同样工艺和设计要求下传统数字锁相环技术延迟单元数目的1/10,及面积的1/2.该结构可实现20-200MHz频率范围并且设计精度可达到100ps.
谭聪卜海祥唐璞山
关键词:现场可编程门阵列延迟锁相环
共1页<1>
聚类工具0