2025年1月15日
星期三
|
欢迎来到佛山市图书馆•公共文化服务平台
登录
|
注册
|
进入后台
[
APP下载]
[
APP下载]
扫一扫,既下载
全民阅读
职业技能
专家智库
参考咨询
您的位置:
专家智库
>
>
谭聪
作品数:
1
被引量:2
H指数:1
供职机构:
复旦大学信息科学与工程学院专用集成电路与系统国家重点实验室
更多>>
发文基金:
国家自然科学基金
国家高技术研究发展计划
更多>>
相关领域:
电子电信
更多>>
合作作者
卜海祥
复旦大学信息科学与工程学院专用...
唐璞山
复旦大学信息科学与工程学院专用...
作品列表
供职机构
相关作者
所获基金
研究领域
题名
作者
机构
关键词
文摘
任意字段
作者
题名
机构
关键词
文摘
任意字段
在结果中检索
文献类型
1篇
中文期刊文章
领域
1篇
电子电信
主题
1篇
电路
1篇
电路设计
1篇
延迟锁相环
1篇
阵列
1篇
数字锁相
1篇
数字锁相环
1篇
锁相
1篇
锁相环
1篇
现场可编程
1篇
现场可编程门...
1篇
相位锁定
1篇
门阵列
1篇
可编程门阵列
1篇
FPGA
机构
1篇
复旦大学
作者
1篇
唐璞山
1篇
卜海祥
1篇
谭聪
传媒
1篇
复旦学报(自...
年份
1篇
2009
共
1
条 记 录,以下是 1-1
全选
清除
导出
排序方式:
相关度排序
被引量排序
时效排序
一种改进的用于FPGA的快速数字锁相环电路设计
被引量:2
2009年
设计了一种可以用于FPGA的数字锁相环的集成电路结构.传统的快速逼近设计方法因仅采用单层次的设计架构,会面临延迟单元数目与精度的矛盾,从而需要消耗大量的逻辑资源及面积.新设计创新性地采用多层次延迟链的结构,分粗、细、微调3级逐次进行延迟补偿.近似于采用多位数(这里相当于3位八进制)代替单一位数来代表延迟大小,与传统的单层次数字锁相环技术相比大大地减少了延迟链数目及设计面积,仅相当于同样工艺和设计要求下传统数字锁相环技术延迟单元数目的1/10,及面积的1/2.该结构可实现20-200MHz频率范围并且设计精度可达到100ps.
谭聪
卜海祥
唐璞山
关键词:
现场可编程门阵列
延迟锁相环
全选
清除
导出
共1页
<
1
>
聚类工具
0
执行
隐藏
清空
用户登录
用户反馈
标题:
*标题长度不超过50
邮箱:
*
反馈意见:
反馈意见字数长度不超过255
验证码:
看不清楚?点击换一张