夏双志
- 作品数:1 被引量:4H指数:1
- 供职机构:武汉科技大学信息科学与工程学院更多>>
- 相关领域:电气工程更多>>
- 利用高速并行BCD数减法实现等精度数字频率计的设计被引量:4
- 2005年
- 利用Altera公司的FPGAA(CEX1KEP1K30TC144-3)器件为主控器。在软件上,采用VHDL硬件描述语言编程及并行BCD数减法实现BCD数除法的实现方法,极大地减少了硬件资源的占用。与单片机为主控器的频率计相比,软件设计语言灵活,硬件更简单,速度更快。实践证明,利用FPGA设计较复杂的数字系统,电路性能可靠,设计的周期较短,可移植性好,具有很强的实用性。该系统在1Hz~60MHz范围内,测量精度在全域范围内相对误差恒为十万分之一。
- 杨君夏双志钱照华陈连康
- 关键词:FPGA