您的位置: 专家智库 > >

林伟健

作品数:2 被引量:1H指数:1
供职机构:国立台湾科技大学更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信

主题

  • 2篇芯片
  • 2篇芯片设计
  • 1篇低功率
  • 1篇电路
  • 1篇数字转换器
  • 1篇取样保持电路
  • 1篇转换器
  • 1篇模拟数字转换...
  • 1篇共享
  • 1篇ADC

机构

  • 2篇国立台湾科技...
  • 2篇中华电信研究...

作者

  • 2篇林伟健

传媒

  • 2篇山东科技大学...

年份

  • 2篇2011
2 条 记 录,以下是 1-2
排序方式:
Op Amp共享与移除取样保持电路之低功率管线式ADC芯片设计被引量:1
2011年
以TSMC0.18μmCMOS制程实现10位元(10-bit)、每秒取样2×107次、操作电压1.8 V的管线式(pipe-line)模拟数字转换器(ADC)芯片。本设计主要是使用1.5-bit/stage架构,并且配合运算放大器(op amp)共享(sharing)技术,拔除传统第一级取样保持放大器(SHA,sample and hold amplifier)以节省功耗。此芯片的量测结果为输入信号频率2 MHz时,输出的SNDR与ENOB各为46.2 dB与7.32-bit,包含焊线垫片(pad)的芯片面积为1.54(1.391×1.107)mm2,芯片功耗为29.2 mW。
黄进芳林伟健刘荣宜
关键词:模拟数字转换器
使用DWA技术之1.2V连续时间三角积分调变器芯片设计
2011年
设计并实现应用于WiMAX的1.2 V连续时间三角积分(Δ-Σ)调变器的芯片,该调变器主要包含主动式电阻电容(active-RC)电路、数据加权平均(DWA,data-weighted averaging)电路、回授DAC电路和四位元(4-bit)量化器,芯片设计使用TSMC 0.18μm CMOS的制程来实现。量测结果显示,在取样频率160 MHz、超取样比(OSR,oversampling ratio)为8、频宽为10 MHz时,最大的讯号杂讯比(SNR,signal-to-noise ratio)与讯号杂讯失真比(SNDR)分别为51 dB与48 dB,ENOB=7.7位元(bit),动态范围为54 dB,包含焊接垫(pads)的芯片面积为1.156(0.9×1.284)mm2,功耗仅19.8 mW。
黄进芳林伟健刘荣宜
共1页<1>
聚类工具0