潘伟 作品数:4 被引量:10 H指数:2 供职机构: 电子科技大学通信与信息工程学院 更多>> 发文基金: 国家自然科学基金 四川省应用基础研究计划项目 更多>> 相关领域: 电子电信 自动化与计算机技术 更多>>
基于SOPC的部分自重构系统的研究与设计 可重构计算系统是在通用计算机和专用ASIC的基础上发展起来的,它利用了可编程逻辑器件的可重构特性,同时具有通用计算机的灵活性和专用ASIC的高效性,是当前计算机系统结构领域的研究热点。部分重构是一种新兴的可重构计算技术,... 潘伟关键词:可重构 SOPC 自重构 模块化设计 文献传递 网络资源链接 一种基于CSD架构的新型高速可重构滤波器 被引量:2 2009年 提出了一种新型的基于CSD粗粒度的高速可重构滤波器结构.该结构采用了一种新的优先级译码数据选择方案,使得滤波器不但具有可重构特性,同时大大降低了重构电路的复杂度.通过改进加法结构减小关键路径延时,提高了系统工作频率.芯片核面积5.4mm×5.6mm,系统的最高工作频率为131MHz. 刘欢 潘伟 李广军 郭志勇关键词:FIR滤波器 可重构 CSD编码 专用集成电路 基于动态可重构的FFT处理器的设计与实现 被引量:5 2009年 提出了一种基于局部动态可重构(DPR)的新型可重构FFT处理器。相比传统的FFT设计,该设计方法在重构时间上得到了很大改进,同时,处理器能够动态地添加或移除重构单元。采用新颖的FFT控制算法,使得可重构部分面积很小。该处理器结构在Xilinx Viirtex2p系列FPGA上进行了综合及后仿真。较之Xilinx IPcore,其运算效率明显提高,而且还实现了IP核所不具备的动态可重构性。 潘伟 刘欢 李广军关键词:FFT处理器 FPGA 一种新型高速低成本可重构FFT处理器结构 被引量:3 2008年 文中提出了一种基于FPGA的高速可重构FFT处理器结构.该结构采用精简控制算法[1]可针对从32点到1024点等不同点数数字信号进行FFT处理,并且在Xilinx公司Virtex2p系列FPGA上进行了综合及后仿真.结果表明该可重构结构相比Xilinx IP core而言资源占用减少16%~21%(slice),最高时钟频率提高了10%~30%,输入输出延时减少了56~116个时钟周期,运算效率明显提高,而功耗相当.可适用于低成本高速数字信号处理系统. 潘伟 刘欢 李广军关键词:可重构 FFT FPGA