黄贝
- 作品数:5 被引量:0H指数:0
- 供职机构:复旦大学更多>>
- 发文基金:国家自然科学基金上海市科学技术委员会资助项目上海市青年科技启明星计划更多>>
- 相关领域:电子电信自然科学总论自动化与计算机技术更多>>
- Reed-Solomon译码器实现研究
- 本文的主要研究对象是Reed-Solomon译码器的实现。通常RS译码器作为数字基带的一个模块一般选择ASIC的方式来实现,通过对架构的精心设计来折衷应用的需求比如功耗、面积等。所以RS译码器ASIC架构经过的几十年学者...
- 黄贝
- 关键词:CMMB多模式多核映射策略
- 文献传递
- 基于多核平台的RS译码器
- 2012年
- 提出一种基于多核平台的Reed-Solomon(RS)译码器。为提高译码器的数据吞吐率,分析RS译码算法的特点,在多核层次上进行任务划分,并在SIMD单核层次上进行数据并行处理,以减少存储器访问次数,最小化核间通信,通过多核平台实现RS(255,239,8)。实验结果表明,当码率最差时,该译码器的吞吐率仍可达到4.35 Gb/s。
- 黄贝尤凯迪荆明娥曾晓洋虞志益
- 关键词:多核处理器并行计算映射策略
- 一种适用于CMMB的多模式Reed-Solomon译码器结构
- 本发明属于无线数字通信、磁光学存储和光纤通信技术领域,具体为一种适用于CMMB的多模式Reed-Solomon译码器结构。该译码器包括计算症候值模块、求解关键方程模块、钱搜索和误码计算模块、码字缓冲模块。在求解关键方程模...
- 陈赟黄贝黄双渠曾晓洋
- 基于65nm工艺的高性能低功耗处理器设计
- 2012年
- 研究并设计一款RISC处理器,从架构设计、电路设计、芯片后端设计多个层次保证其高性能、低功耗的特点。在架构设计层面,通过扩展寄存器堆来提升数据交互的局部性并降低对存储器的访问次数。在电路设计层面,利用动态门控时钟技术对乘除法模块和寄存器堆进行高效的时钟控制。在芯片后端设计层面,分析并比较TSMC 65 nm中GP和LP 2种工艺库,采用多阈值设计流程进一步提高处理器的速度并降低功耗。测试结果表明,与其他平台下的性能结果相比,该处理器可以将RS前向纠错解码算法的吞吐率提高4倍~70倍。
- 权衡肖瑞瑾欧鹏尤凯迪黄贝虞志益
- 关键词:门控时钟多阈值
- 一种适用于CMMB的多模式Reed-Solomon译码器结构
- 本发明属于无线数字通信、磁光学存储和光纤通信技术领域,具体为一种适用于CMMB的多模式Reed-Solomon译码器结构。该译码器包括计算症候值模块、求解关键方程模块、钱搜索和误码计算模块、码字缓冲模块。在求解关键方程模...
- 陈赟黄贝黄双渠曾晓洋
- 文献传递