您的位置: 专家智库 > >

文献类型

  • 5篇中文期刊文章

领域

  • 5篇电子电信

主题

  • 1篇短接
  • 1篇短路
  • 1篇信号
  • 1篇异步
  • 1篇陶瓷封装
  • 1篇自测试
  • 1篇内建自测试
  • 1篇可测性
  • 1篇可测性设计
  • 1篇混合信号
  • 1篇机械冲击
  • 1篇键合
  • 1篇键合线
  • 1篇封装
  • 1篇PC
  • 1篇PC机
  • 1篇DSP
  • 1篇FPGA测试
  • 1篇布线
  • 1篇布线算法

机构

  • 5篇中国电子科技...
  • 1篇常熟理工学院
  • 1篇东南大学

作者

  • 5篇徐彦峰
  • 2篇于大鑫
  • 1篇张梅娟
  • 1篇于宗光
  • 1篇李冰
  • 1篇虞致国
  • 1篇卢礼兵
  • 1篇张惠国
  • 1篇徐睿
  • 1篇李晓磊
  • 1篇曹正州
  • 1篇季振凯

传媒

  • 3篇电子与封装
  • 1篇微电子学与计...
  • 1篇固体电子学研...

年份

  • 1篇2017
  • 1篇2012
  • 1篇2011
  • 1篇2009
  • 1篇2005
5 条 记 录,以下是 1-5
排序方式:
一种混合信号测试系统的设计及实现
2009年
针对一款混合信号的视频编解码芯片的参数测试要求,依据电路内部的测试结构,设计了一个基于纯数字自动测试设备(ATE)的混合信号电路测试系统。该测试系统通过增加MCU、ADC、DAC、FIFO、运放、可控开关等外围电路实现对芯片参数的测试。详细阐述了测试系统的总体方案、硬件设计和软件设计。通过软件和硬件的协同工作,该测试系统能够对含有AD、DA模块的混合信号电路相关参数进行测试,实现电路整体性能的评估。该测试系统原理清晰,结构简单,扩展灵活、方便。
徐彦峰李冰虞致国
关键词:混合信号可测性设计测试系统
DSP同步串行口和PC机之间异步通讯的实现方法
2005年
本文描述了如何利用简单的硬件连接实现DSP的同步串行口与PC机的异步通讯。其中DSP的UART通过软件实现。
徐彦峰徐睿
关键词:PCDSP串行通信
FPGA逻辑资源重配置测试技术研究被引量:2
2011年
针对FPGA的逻辑资源测试,提出了一种内建自测试方法。测试中逻辑资源划分为不同功能器件,对应各个功能器件设计了相应的BIST测试模板。在此基础上进一步利用FPGA的部分重配置性能优化BIST、测试过程,最终在统一的BIST测试框架下,采用相对较少的配置次数完成了逻辑资源固定故障的全覆盖测试。
张惠国徐彦峰曹正州于大鑫于宗光
关键词:FPGA测试内建自测试
一种基于层次式FPGA的扩展布线算法
2012年
实现了一种基于Virtex架构的FPGA芯片,测试其单长线及直连开关连通情况的布线算法;巧妙地利用了FPGA结构层次化这一特点,采用轮回行布线整体扩展的方法进行布线,布线过程中,利用整体分组、多点布线、综合评优等多套策略,有效降低了后期资源冲突几率和回退率,极大地提高了布线质量和布线效率;拆除重布的过程又采用部分而非整体拆除的机制,大大减少了拆线数量,显著提高了运行速度;实验结果表明,本算法具有布线效率高、单长线资源覆盖率高、故障定位准确率高等优势.
李晓磊张梅娟于大鑫徐彦峰
关键词:层次化
陶瓷封装电路键合引线冲击应力下的短接判定方法被引量:1
2017年
高可靠集成电路普遍采用陶瓷封装。但是陶封电路内部的空封结构易导致键合线在受到外界机械冲击后引起相邻键合线短接。因此在设计阶段对键合线的选择、布线布局设计、键合工艺参数优化以及封装后的引线抵抗外界应力的能力显得尤为重要。在高速摄像机摄像和电学判定组合方法的基础上,提出一种改进型的键合线短路判定方法。该方法实时对所有被测CQFP228封装的FPGA电路端口进行判定。试验证明,该方法可以大大提高判定评估准确率,降低判定步骤。
季振凯徐彦峰卢礼兵
关键词:陶瓷封装键合线机械冲击短路
共1页<1>
聚类工具0