您的位置: 专家智库 > >

文献类型

  • 3篇期刊文章
  • 2篇专利
  • 1篇学位论文
  • 1篇会议论文

领域

  • 5篇自动化与计算...
  • 2篇电子电信

主题

  • 4篇处理器
  • 3篇散列
  • 3篇散列算法
  • 3篇密码
  • 3篇加密
  • 3篇公钥
  • 3篇安全处理器
  • 2篇信息安全
  • 2篇信息安全领域
  • 2篇数据宽度
  • 2篇专用指令集
  • 2篇密码算法
  • 2篇加密功能
  • 2篇架构
  • 2篇公钥算法
  • 2篇安全散列算法
  • 2篇RISC处理...
  • 2篇RSA算法
  • 1篇低功耗
  • 1篇加密标准

机构

  • 7篇复旦大学

作者

  • 7篇韩林
  • 6篇曾晓洋
  • 6篇韩军
  • 2篇黄伟
  • 2篇赵佳
  • 1篇陆荣华

传媒

  • 1篇计算机研究与...
  • 1篇武汉大学学报...
  • 1篇小型微型计算...

年份

  • 1篇2011
  • 3篇2009
  • 3篇2008
7 条 记 录,以下是 1-7
排序方式:
应用于安全处理器的RSA/SHA复用加密单元设计
本文提出了一种加速RSA和SHA算法的复用硬件架构设计方法,通过在RISC处理器中集成一种RSA/SHA复用加密单元来取得高效的密码运算能力。以一种使用该加密单元的安全处理器来验证该方案的有效性,结果表明密钥长度为102...
韩林韩军曾晓洋黄伟
关键词:RSA算法安全散列算法RISC处理器
一种适用于精简指令集处理器的加密单元
本发明属于集成电路设计技术领域,具体为一种适用于RISC处理器的加密单元,包括RSA加密单元、SHA加密单元和RSA/SHA复用加密单元。这些加密功能单元,可集成于RISC处理器中,加速公钥算法和散列函数的计算,同时显著...
韩军韩林曾晓洋
文献传递
一种适用于精简指令集处理器的加密单元
本发明属于集成电路设计技术领域,具体为一种适用于RISC处理器的加密单元,包括RSA加密单元、SHA加密单元和RSA/SHA复用加密单元。这些加密功能单元,可集成于RISC处理器中,加速公钥算法和散列函数的计算,同时显著...
韩军韩林曾晓洋
文献传递
AES算法的并发错误检测方法及其VLSI实现被引量:1
2009年
提出了一种AES算法的抗差分差错分析的并发错误检测方法——二维奇偶校验方法.与原有的一维奇偶校验方法相比,该方法提供了更为优化的奇偶校验位设置,更重要的是能够同时检测水平和垂直方向上的奇数个错误,在保持了对单个错误的100%的覆盖率的同时,将对多个错误的覆盖率大大提升.由于水平和垂直校验位计算模块可以复用,因此与原有的一维奇偶校验方法相比,该方法增加的硬件开销很小,对硬件实现的关键路径和吞吐率都没有影响,是一种理想的低成本高效率的抗差分差错分析的并发错误检测方法.
赵佳韩军曾晓洋韩林
关键词:高级加密标准
一种专用指令集安全处理器的架构设计与实现被引量:4
2009年
提出一种专用指令集安全处理器的架构设计和VLSI实现方法,取得了高效的密码运算能力及良好的硬件结构和指令集可扩展性.通过分析对称密码算法和散列算法特点,本文基于低成本RISC结构,提出并行查找表与特殊算术逻辑单元相结合的架构设计方法,并以包含密码学专用指令的指令集与其对应,使密码算法程序代码密度紧凑、执行效率高.本设计可执行SMS4、AES、SHA-1等算法,并提出一种安全存储方法,提高安全处理器系统的抗攻击能力.
韩林韩军曾晓洋陆荣华赵佳
关键词:安全处理器SMS4AESSHA-1
应用于安全处理器的RSA/SHA复用加密单元设计被引量:2
2008年
提出了一种加速RSA和SHA算法的复用硬件架构设计方法,通过在RISC处理器中集成一种RSA/SHA复用加密单元来取得高效的密码运算能力.以一种使用该加密单元的安全处理器来验证该方案的有效性,结果表明密钥长度为1 024位的RSA算法执行时间为190 ms,SHA-1的吞吐率达到64 Mb/s.本方案采用SMIC0.18μm标准CMOS工艺进行了逻辑综合,RSA/SHA复用加密单元的最高时钟频率可达到196 MHz,核心电路面积约为2600个等效与非门.
韩林韩军曾晓洋黄伟
关键词:RSA算法安全散列算法RISC处理器
低功耗专用指令集安全处理器架构及VLSI实现研究
随着信息安全技术的快速普及,密码学算法获得了越来越广泛的应用。在嵌入式信息安全技术领域,传统解决方案中的硬件实现方法,如专用集成电路(ASIC),可以达到功能和性能上的要求,但是硬件的解决方案缺乏灵活性、可配置性,以及在...
韩林
关键词:公钥密码散列算法处理器
文献传递
共1页<1>
聚类工具0