您的位置: 专家智库 > >

王志宇

作品数:21 被引量:57H指数:5
供职机构:浙江大学航空航天学院更多>>
发文基金:国家自然科学基金中央级公益性科研院所基本科研业务费专项浙江省教育厅科研计划更多>>
相关领域:电子电信核科学技术更多>>

文献类型

  • 21篇中文期刊文章

领域

  • 20篇电子电信
  • 1篇核科学技术

主题

  • 5篇芯片
  • 4篇放大器
  • 3篇单粒子
  • 3篇转换器
  • 3篇T/R
  • 2篇单粒子效应
  • 2篇低噪
  • 2篇低噪声
  • 2篇低噪声放大器
  • 2篇多功能芯片
  • 2篇星载
  • 2篇在片测试
  • 2篇射频
  • 2篇数模
  • 2篇自动测试系统
  • 2篇相位
  • 2篇小数分频
  • 2篇功率放大
  • 2篇功率放大器
  • 2篇分频

机构

  • 21篇浙江大学
  • 2篇浙江工业大学
  • 1篇浙江铖昌科技...
  • 1篇杭州城芯科技...

作者

  • 21篇王志宇
  • 17篇郁发新
  • 6篇陈华
  • 6篇刘家瑞
  • 4篇王立平
  • 3篇刘童
  • 2篇周守利
  • 2篇陈旭斌
  • 2篇姜慧强
  • 2篇黄剑华
  • 2篇徐秀琴
  • 2篇刘小敏
  • 2篇陈伟
  • 1篇刘东栋
  • 1篇郭丽丽
  • 1篇苏梦瑶
  • 1篇许慧
  • 1篇童华清
  • 1篇吕晶晶

传媒

  • 9篇浙江大学学报...
  • 3篇哈尔滨工业大...
  • 2篇半导体技术
  • 2篇电子学报
  • 1篇南京大学学报...
  • 1篇核技术
  • 1篇电子科技大学...
  • 1篇国外电子测量...
  • 1篇传感技术学报

年份

  • 1篇2023
  • 2篇2021
  • 5篇2020
  • 2篇2019
  • 3篇2018
  • 4篇2017
  • 4篇2016
21 条 记 录,以下是 1-10
排序方式:
L波段F类高效率载片式功率放大器设计被引量:1
2023年
为解决传统F类功率放大器受晶体管输出电容和输出电感影响,导致调谐匹配网络结构复杂的问题,提出了一种紧凑型的输出调谐匹配电路结构。通过分析基波匹配电路的阻抗特性,在谐波频率处可将其等效为一段有限的到地电抗。在设计谐波匹配电路时,将该电抗元件与谐波匹配电路进行协同设计,避免引入多余的元件来消除基波匹配网络对谐波匹配网络的影响,减小了功放的整体面积。最后,仅引入一个LC串联谐振网络,实现对输出二次\\三次谐波的控制以提高输出效率。基于该电路结构,采用0.25μm GaN HEMT管芯设计了一款L波段高效率功率放大器,并且使用内匹配技术在7 mm×8 mm铜-钼-铜载片上实现。实测结果表明,在漏源电压28 V、10%占空比的脉冲输入的工作条件下,该功率放大器在1.18~1.42 GHz频带内实现饱和输出功率48.1~48.4 dBm,功率附加效率61%~63%,功率增益大于26 dB。该结构在提高效率的同时,降低了电路复杂度。
蔡伟剑周井玉王晨歌王志宇郁发新
关键词:F类功率放大器内匹配
1~9 GHz超宽带温度补偿低噪声放大器的设计被引量:2
2020年
超宽带低噪声放大器是可重构射频前端、宽带相控阵雷达必需的芯片,其性能直接影响系统的灵敏度.展示一款集成温度补偿有源偏置电路的超宽带低噪声放大器,该放大器采用新型温度补偿有源偏置电路,能有效地降低工作环境温度变化导致的增益波动;同时,通过带宽扩展技术提高晶体管高频增益,实现9倍频程的工作带宽.该款芯片基于0.15μm GaAs pHEMT工艺设计制造,尺寸为2 mm×1.2 mm.测试结果表明,该低噪声放大器在5 V工作电压下,功耗为125 mW;工作频率为1~9 GHz,频带内噪声系数小于1 dB,增益大于25 dB,输入输出回波损耗小于-10 dB,输出1 dB压缩点大于10 dBm;在-55~125℃工作环境下,芯片增益波动小于1 dB.
周守利吴建敏张景乐陈伟王志宇
关键词:超宽带温度补偿低噪声放大器负反馈
带有源偏置的系统级封装低噪声放大器模块被引量:5
2017年
针对近年来快速发展的多模卫星组合导航技术需求,提出覆盖主流全球卫星导航系统(GNSS)频段(包括GPS、GLONASS、伽利略、北斗)的低噪声放大器模块.该低噪声放大器模块采用SIP封装技术,在一个3 mm×3mm×1mm的塑料封装内集成了低噪声放大器芯片及输入输出匹配电路等片外电路,封装外无需额外分立元件.低噪声放大器芯片采用低噪声的0.25μm GaAs pHEMT工艺流片.在芯片设计中,提出新型的有源偏置电路,可以抵御电源电压和环境温度的波动,使该低噪声放大器模块能够在复杂的环境中稳定工作.测试结果表明,该低噪声放大器模块在工作频段内噪声系数约为0.65dB,增益可达20dB,输入输出回波损耗小于-10dB,中心频率输入三阶互调阻断点为0.6dBm,电源电压为3.3V,功耗为15mW.
童华清许石义黄剑华莫炯炯王志宇郁发新
噪声测试系统精度有源-无源联合测量评估方法
2020年
通过在无源器件后置有源增益器件提高被测件整体的增益,抑制系统中非零误差对噪声测试结果的影响;结合单一有源器件及级联有源-无源器件的2次噪声测试结果,采用噪声系数直减法,将系统测量评估精度的表征参数由噪声系数转化为级联无源器件的插损值;并以具有更高插损测量精度的矢量网络分析仪插损测试结果作为参考基准,定量评估噪声测试系统的精度.经与传统无源测量评估方法的实测对比验证得,在2~40 GHz频段内,所提方法对基于Y因子法的噪声测试系统的评估精度为–0.5~0.5 dB,对基于矢量冷源法的噪声测试系统的评估精度为–0.3~0.3 dB,评估精度波动范围均小于被测系统的2倍测试不确定度,较传统无源测量评估方法评估精度提升了3倍以上.
顾易帆王立平丁旭王志宇莫炯炯郁发新
基于耦合模理论的强阻带抑制带通滤波器设计被引量:1
2017年
为了实现射频收发系统中相邻通道间的信号收发隔离,运用时域耦合模理论设计具有较强的阻带抑制的微带带通滤波器.该滤波器由1个奇偶双模微带谐振单元和1个偶模微带谐振单元构成.3个谐振模式相互耦合,在通带低频侧形成1个传输零点,在高频侧形成2个传输零点.可以实现较高的频率选择性和带内平坦度,在通带的高频侧实现较强的阻带抑制.以C波段的三模耦合微带带通滤波器为例,通过时域耦合模理论对滤波器的滤波特性进行准确计算,得到各个谐振模式之间的耦合关系.通过特征模电磁仿真完成满足该耦合关系的滤波器结构设计.对该滤波器进行实物加工与测试.测试结果与理论计算结果吻合良好.结果表明,该滤波器可以有效地应用于射频收发系统收发通道间的隔离.时域耦合模理论可以实现多模耦合滤波器的高效设计,快速得到系统所需的滤波特性.
许慧徐秀琴莫炯炯王志宇尚永衡王立平郁发新
关键词:微带带通滤波器阻带抑制
自校正型CMOS数字温度传感器被引量:5
2017年
介绍了一种CMOS数字温度传感器的设计方法,并针对因工艺偏差所导致一致性差、成品率低的问题提出一种新型自校正技术.利用自校正技术可以有效抑制温度传感器核心模块的基准电压随工艺波动而变化,改善芯片之间的一致性.文中设置不同的工艺角对基准电压源进行仿真,通过对比开启与关闭自校正模块状态下基准电压的最大偏差,验证了自校正技术的有效性.本设计采用CSMCB5212 0.5μm CMOS工艺实现,提供SPI数字接口,输出10-bit温度值.实际测试结果表明该温度传感器在-35℃~105℃温度范围内温度精度±1℃,整体功耗小于0.6mW.
姜慧强陈旭斌莫炯炯王志宇刘家瑞陈华郁发新
关键词:温度传感器自校正一致性
多芯片小数分频锁相环输出信号相位同步设计被引量:3
2021年
为了在多通道射频(RF)通信系统中,实现多个收发器芯片或单个收发器芯片上的锁相环(PLL)相位同步,提出小数分频PLL输出信号相位同步算法.设计相位累加采样点数选取算法,算法选取的采样点数用于累加参考时钟欠采样的PLL输出信号与数控振荡器(NCO)产生的参考信号经三角运算的结果,以消除高次谐波分量,并有效降低相位差计算结果的误差.根据相位差的计算结果反馈调节PLL内delta-sigma调制器(DSM)输入的小数分频比,线性调整PLL输出信号的相位,实现多个PLL输出信号相位与参考信号相位同步.通过仿真验证算法的正确性,且最终相位同步后的相位误差为0.35°,完成同步所需的时间为210 ms.
徐砚天黄晓敏李浩明王志宇郁发新
关键词:小数分频锁相环相位同步
基于三步旋转坐标旋转数字计算机算法的直接数字频率综合器实现被引量:1
2019年
提出基于三步旋转机制的高精度低时延坐标旋转数字计算机(CORDIC)算法.该算法通过对输入角度进行二极化重编码来免除剩余旋转角度的运算,利用三步旋转机制对迭代次数进行压缩,结合合并迭代技术进一步减少迭代次数,降低输出时延.以16位输出位宽为例,对三步旋转CORDIC算法和流水线迭代式算法进行实现,仿真结果表明:三步旋转CORDIC算法与流水线迭代式算法相比,改善了输出精度,输入到输出的时延降低了75%,硬件开销下降了29.2%.基于三步旋转CORDIC算法,实现了相位累加器位宽为24的直接数字频率综合器(DDFS);使用加法树结构对多输入加法器进行优化,以提高电路工作频率.仿真结果表明,该算法的最大幅度误差为8.24×10^-6,输出时延为38.5 ns.
张亚云刘家瑞王志宇莫炯炯郁发新
关键词:现场可编程门阵列
X波段宽带幅相多功能芯片设计被引量:7
2020年
为了降低相控阵天线T/R组件的尺寸和成本,提高集成度,该文基于0.5μm GaAs pHEMT工艺,设计了一款X波段宽带幅相多功能芯片。芯片在架构设计方面除了集成传统的6位数字移相器、6位数字衰减器、单刀双掷开关和驱动放大器以外,新引入了2位数字延时器,实现了收发通道的幅相与时延的独立控制和单芯片集成,改善了宽带相控阵应用中的波束色散。在幅相特性方面,采用高低通移相网络和开关型衰减拓扑,实现平坦的移相、衰减特性,并有效降低了寄生调幅和附加相移。实测结果表明:8~12 GHz工作频带内,64态移相均方根(RMS)误差小于3.5°,寄生调幅RMS小于0.3 dB;64态衰减RMS误差小于0.4 dB,附加相移RMS小于2.5°;延时器延时误差小于1.5 ps。芯片尺寸为5.0 mm×3.5 mm。
周守利张景乐吴建敏郑骎王志宇
关键词:多功能芯片T/R组件延时器X波段
一种低相位噪声的UHF频段小数分频频率综合器被引量:4
2018年
提出并实现了一款采用相位噪声优化技术的特高频(UHF)频段小数分频频率综合器,其工作频率为0.8-1.6 GHz。采用死区消除技术减少了鉴频鉴相器和电荷泵的噪声对系统的影响。采用分布式变容管结构和二阶谐波滤除技术设计压控振荡器,使压控振荡器获得了更低的相位噪声。采用新型的陷波滤波技术设计Δ-Σ调制器,进一步降低带内相位噪声和系统的杂散。采用TSMC 180 nm CMOS工艺进行了流片验证。测试结果表明该频率综合器在0.01,1和10 MHz频偏处的最大相位噪声分别为-95,-127和-146 dBc/Hz,杂散抑制低于-81 dBc,而频率综合器芯片的功耗仅为20 mW,芯片面积为2.5 mm×1.1 mm。
田荣倩李浩明刘家瑞王晓锋王志宇虞小鹏
关键词:频率综合器相位噪声
共3页<123>
聚类工具0