2025年1月28日
星期二
|
欢迎来到佛山市图书馆•公共文化服务平台
登录
|
注册
|
进入后台
[
APP下载]
[
APP下载]
扫一扫,既下载
全民阅读
职业技能
专家智库
参考咨询
您的位置:
专家智库
>
>
周磊
作品数:
1
被引量:5
H指数:1
供职机构:
东南大学能源与环境学院射频与光电集成电路研究所
更多>>
发文基金:
国家高技术研究发展计划
更多>>
相关领域:
电子电信
更多>>
合作作者
赵梅
东南大学能源与环境学院射频与光...
苏俊杰
东南大学能源与环境学院射频与光...
丁晓磊
东南大学能源与环境学院射频与光...
顾皋蔚
东南大学能源与环境学院射频与光...
朱礼安
东南大学能源与环境学院射频与光...
作品列表
供职机构
相关作者
所获基金
研究领域
题名
作者
机构
关键词
文摘
任意字段
作者
题名
机构
关键词
文摘
任意字段
在结果中检索
文献类型
1篇
中文期刊文章
领域
1篇
电子电信
主题
1篇
异步
1篇
异步FIFO
1篇
ASIC
1篇
ASIC设计
1篇
新结构
机构
1篇
东南大学
作者
1篇
朱恩
1篇
朱礼安
1篇
顾皋蔚
1篇
丁晓磊
1篇
周磊
1篇
苏俊杰
1篇
赵梅
传媒
1篇
南京师范大学...
年份
1篇
2005
共
1
条 记 录,以下是 1-1
全选
清除
导出
排序方式:
相关度排序
被引量排序
时效排序
一种新结构异步FIFO的ASIC设计
被引量:5
2005年
介绍了一种新结构异步FIFO(FirstInFirstOut)电路的实现方案,运用整体移位实现数据正确写入和输出,使用缓冲寄存器组存放移位产生的多余数据,适用于频率不成整数倍的异步时钟域之间的数据传输.利用串联的D触发器作为同步器,避免产生亚稳态,实现异步信号的同步.采用自顶向下、基于0.18μm标准单元库的半定制ASIC(ApplicationSpecificIntegratedCircuit)流程对其进行设计:使用Verilog硬件描述语言,利用VCS及Modelsim进行时序和功能仿真、SynopsysDC完成逻辑综合、ApolloⅡ实现自动布局布线.将该方案与传统的异步FIFO实现方案进行比较,面积大约缩小一半,工作速度提高约三分之一.
周磊
朱礼安
苏俊杰
丁晓磊
赵梅
顾皋蔚
朱恩
关键词:
异步FIFO
ASIC
全选
清除
导出
共1页
<
1
>
聚类工具
0
执行
隐藏
清空
用户登录
用户反馈
标题:
*标题长度不超过50
邮箱:
*
反馈意见:
反馈意见字数长度不超过255
验证码:
看不清楚?点击换一张