您的位置: 专家智库 > >

文献类型

  • 5篇期刊文章
  • 1篇学位论文

领域

  • 5篇电子电信
  • 1篇自动化与计算...

主题

  • 4篇电路
  • 3篇数字集成电路
  • 3篇芯片
  • 3篇静态时序分析
  • 3篇集成电路
  • 2篇电路设计
  • 2篇以太
  • 2篇以太网
  • 2篇以太网卡
  • 2篇网卡
  • 2篇芯片设计
  • 2篇LVDS
  • 1篇信号
  • 1篇时钟
  • 1篇时钟芯片
  • 1篇数据格式
  • 1篇数字集成电路...
  • 1篇锁相
  • 1篇锁相环
  • 1篇驱动器电路

机构

  • 6篇华中科技大学

作者

  • 6篇莫迟
  • 5篇黎声华
  • 3篇邹雪城
  • 2篇应建华
  • 1篇贾宇然
  • 1篇邹望辉
  • 1篇陈朝阳

传媒

  • 2篇华中科技大学...
  • 1篇电子技术应用
  • 1篇电子技术(上...
  • 1篇微电子技术

年份

  • 6篇2003
6 条 记 录,以下是 1-6
排序方式:
SCALER系统中LVDS驱动部分电路设计
随着互联网日趋普及,各式各样的通信设备也日渐受到消费者的欢迎,这令数据传输的需求急剧增加.为了能够满足数据传输的高速度,低功耗的要求,新的数据传输技术正在不断的发展出来,低电压差分信号传输技术(简称LVDS)便是这样的一...
莫迟
关键词:差分信号锁相环
文献传递
100Mbit/s以太网卡芯片设计与静态时序分析被引量:1
2003年
介绍了 10 0Mbit/s以太网卡控制芯片设计体系结构 ,提出在该芯片设计流程中采用静态时序分析对设计进行门级验证 .该设计的门级验证结果表明采用静态时序分析提高了该网卡芯片设计中时序设计的准确性 ,提高了验证效率 。
黎声华莫迟邹雪城陈朝阳
关键词:静态时序分析数字集成电路
静态时序分析在100M以太网卡控制芯片设计中的应用
2003年
本文介绍了用于数字集成电路设计验证的静态时序分析的基本原理 ,并以 10 0M以太网卡控制芯片设计为例 。
黎声华邹雪城莫迟
关键词:静态时序分析数字集成电路数字集成电路电路设计控制芯片
静态时序分析在数字集成电路设计中的应用被引量:7
2003年
介绍了静态时序分析在数字集成电路设计中的应用,并以100M以太网卡芯片设计为例,具体描述了以太网卡芯片设计中的静态时序分析流程及其时序问题。
黎声华邹雪城莫迟
关键词:数字集成电路时钟
一种串行时钟芯片的设计与实现被引量:3
2003年
文章介绍了一种高性能低功耗并且带RAM的串行时钟芯片的设计与实现。介绍了该芯片的内部结构框图 。
莫迟黎声华贾宇然应建华
关键词:串行时钟芯片数据格式RAM
LVDS高速数据驱动器电路设计与研究被引量:3
2003年
为了满足数据传输的高速度 ,低功耗的要求 ,开发出来了利用低电压差分信号传输技术 (简称LVDS)设计混合信号系统 ,可以确保铜导线能够满足高速数据传输 .分析了LVDS驱动器的电路结构 ,在此基础上提出了具体设计 。
莫迟应建华邹望辉黎声华
关键词:差分放大器LVDS
共1页<1>
聚类工具0