卢仰坚
- 作品数:13 被引量:45H指数:3
- 供职机构:宁波大学信息科学与工程学院电路与系统研究所更多>>
- 发文基金:国家自然科学基金浙江省自然科学基金宁波市青年(博士)科学基金更多>>
- 相关领域:电子电信自动化与计算机技术更多>>
- Moore机与Mealy机之间的转换研究被引量:5
- 2000年
- 本文从本质上归纳了二种时序机 Mealy机与 Moore机之间的转换效果 ,根据二者的输出序列相差一个时钟周期的特点提出了二种十分简单的转换技术 .设计实例表明它们易于理解且十分简便有效 .
- 吴训威卢仰坚
- 关键词:时序机MEALY机
- 适用于三值线性反馈移位寄存器的CMOS触发器
- 2002年
- 为了省免多值线性反馈移位寄存器中存在的常量乘运算电路,本文以三值逻辑为例,提出了具有Q-2Q双轨输出的三值CMOS触发器的设计。它可与传统的三值模和电路配合,即可实现三值线性反馈移位寄存器。这不仅简化了电路结构,并可提高电路的工作速度。PSPICE模拟证实了该Q-2Q触发器设计具有正确的逻辑功能。此设计思想可推广至基数更高的多值线性反馈移位寄存器电路的设计。
- 吴训威卢仰坚
- 关键词:多值逻辑线性反馈移位寄存器锁存器触发器
- 基于施密特电路的多值脉冲电路研究被引量:2
- 2003年
- 通过对基于施密特电路的二值单稳态触发器和二值无稳态触发器设计思想的分析,提出了以三值单稳态触发器和三值无稳态触发器为代表的多值脉冲电路的设计方案,并通过PSPICR5.0软件模拟,结果表明所设计的电路具有正确的逻辑功能.
- 汪鹏君胡建平卢仰坚
- 关键词:施密特电路电路设计多值逻辑
- 低功耗串行及并行数值比较器
- 本文分析了数值比较器电路中存在的优先权,以及由此导致的电路内容冗余信号的产生.根据抑制冗余跳变可达到降低电路动态功耗的原理,本文应用冗余抑制技术对串行和并行数值比较器进行了从高位开始比较的新设计.PSPICE模拟证明所设...
- 卢仰坚吴训威汪鹏君
- 关键词:数字电路超大规模集成电路CMOS
- 文献传递
- 基于门控技术的低功耗串行比较器被引量:3
- 2002年
- 通过对低位先比串行数值比较器和高位先比串行数值比较器的设计及分析 ,证明了应用门控时钟技术设计的时序电路具有明显的低功耗特性 .PSPICE模拟结果证明了基于门控技术设计的电路能有效地降低电路的功耗 。
- 卢仰坚吴训威汪鹏君
- 关键词:低功耗设计时序电路集成电路CMOS电路电路设计
- 冗余抑制的硬件实现及作用过程分析被引量:3
- 2001年
- 基于低功耗设计的要求 ,本文对数字系统中冗余现象的普遍性进行分析 ,研究了实施冗余抑制功能的各种基本结构 ,并进行了抑制作用的时间分析 ,这些均为在电路的低功耗设计中有效地应用冗余抑制技术提供了研究基础 .
- 吴训威卢仰坚
- 关键词:低功耗设计集成电路数字系统CMOS电路
- 基于冗余抑制技术的低功耗组合电路设计被引量:15
- 2002年
- 本文阐明了基于冗余抑制技术的低功耗电路的设计原理 ,分析了在组合电路中冗余行为的各种抑制结构及工作机理 .作为设计实例 ,本文提出了基于冗余抑制技术的低功耗比较器设计 .
- 吴训威卢仰坚M Pedram
- 关键词:低功耗
- 三值序列的特征检测及其产生被引量:2
- 2001年
- 本文重新定义了三值序列的表述及其规范 ,根据三值序列特征检测及其产生电路含有模 3乘 2运算 ,本文提出了具有 Q,2 Q双轨输出的三值 D型触发器 ,以简化相关电路的逻辑结构并减少延迟 。
- 吴训威卢仰坚夏银水
- 关键词:多值逻辑逻辑结构电路设计
- 抑制冗余优先编码器的逻辑设计被引量:3
- 2001年
- 基于低功耗设计的要求 ,对传统设计的优先编码器中的冗余现象加以研究 ,利用冗余抑制技术重构基于门级设计优先编码器电路结构 .该优先编码器经 PSPICE模拟验证具有正确的逻辑功能 。
- 卢仰坚吴训威
- 关键词:低功耗集成电路电路结构优先权逻辑设计
- 基于冗余抑制技术的低功耗电路研究
- 数字系统的功耗在迅速增加,低功耗设计正成为数字系统设计中的重要方面,冗余抑制技术则是一种低功耗结构逻辑设计的有效方法.论文针对主流CMOS工艺,详细讨论了冗余抑制原理以及相应的冗余抑制技术.首先对数字系统中冗余现象的普遍...
- 卢仰坚
- 关键词:时序电路触发器
- 文献传递