您的位置: 专家智库 > >

朱晓冬

作品数:3 被引量:4H指数:1
供职机构:上海交通大学更多>>
发文基金:国家高技术研究发展计划更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 2篇期刊文章
  • 1篇学位论文

领域

  • 2篇电子电信
  • 1篇自动化与计算...

主题

  • 2篇低功耗
  • 2篇功耗
  • 2篇处理器
  • 1篇多时钟域
  • 1篇时钟
  • 1篇体系结构
  • 1篇嵌入式
  • 1篇嵌入式处理器
  • 1篇微米工艺
  • 1篇系统级芯片
  • 1篇芯片
  • 1篇可重构
  • 1篇可重构CAC...
  • 1篇计算机
  • 1篇计算机体系
  • 1篇计算机体系结...
  • 1篇架构
  • 1篇功耗分析
  • 1篇后端设计
  • 1篇仿真

机构

  • 3篇上海交通大学

作者

  • 3篇朱晓冬
  • 2篇王世明

传媒

  • 1篇电子测量技术
  • 1篇计算机工程

年份

  • 3篇2005
3 条 记 录,以下是 1-3
排序方式:
低功耗可重构Cache的系统分析和研究
在本文中,从Cache 的体系结构方面来研究来达到低功耗的目的。提出了在结构上可变的Cache ,其大小和相联度可以通过配置寄存器,在程序运行的时候加以配置,可以为每一个程序或者每个程序的相应代码段专门来配置功耗优化的结...
朱晓冬
关键词:可重构CACHE嵌入式处理器计算机体系结构
MMC/SD卡控制器和仿真模型
2005年
文中介绍基于ARM9处理器核的系统级芯片中MMC/SD卡控制器的设计,该设计同时支持MMC卡和SD卡,经过前端的RTL编码,仿真验证,后端设计,最终采用TSMC的0.18微米工艺流片,控制器模块的最高工作时钟频率达到SD卡标准要求的25MH_z。开发的用于功能验证的MMC/SD卡仿真模型支持最新的MMC3.1和SD记忆卡1.0标准。
朱晓冬王世明
关键词:MMC卡仿真模型SD卡后端设计系统级芯片
多时钟域处理器架构的性能和功耗分析被引量:4
2005年
研究一种新的多时钟域的处理器架构,它把处理器分成几个工作在不同时钟下的时钟域,每个域有自己独立的工作电压和时钟频率,可以大大缓解高速处理器设计中最棘手的全局时钟分布问题,并且每个域的工作电压和工作频率可以根据应用的实际需求动态地调整,可以平均节省约20%的功耗。此外分析了全局异步局部同步时钟方案的结构及电压和工作频率调整的算法,并给出用SimpleScalar和Wattch仿真工具得到的仿真结果。
朱晓冬王世明
关键词:处理器多时钟域低功耗
共1页<1>
聚类工具0