2025年1月15日
星期三
|
欢迎来到佛山市图书馆•公共文化服务平台
登录
|
注册
|
进入后台
[
APP下载]
[
APP下载]
扫一扫,既下载
全民阅读
职业技能
专家智库
参考咨询
您的位置:
专家智库
>
>
叶新
作品数:
3
被引量:3
H指数:1
供职机构:
中国科学技术大学信息科学技术学院电子科学与技术系
更多>>
相关领域:
电子电信
自动化与计算机技术
更多>>
合作作者
蒋勇
中国科学技术大学信息科学技术学...
罗玉平
中国科学技术大学信息科学技术学...
马晏
中国科学技术大学信息科学技术学...
作品列表
供职机构
相关作者
所获基金
研究领域
题名
作者
机构
关键词
文摘
任意字段
作者
题名
机构
关键词
文摘
任意字段
在结果中检索
文献类型
3篇
中文期刊文章
领域
2篇
电子电信
1篇
自动化与计算...
主题
2篇
基于FPGA
1篇
读写
1篇
多通道
1篇
硬件
1篇
硬件描述语言
1篇
阵列
1篇
图像
1篇
图像处理
1篇
图像处理器
1篇
位并行
1篇
现场可编程
1篇
现场可编程逻...
1篇
描述语言
1篇
可编程逻辑
1篇
可编程逻辑门...
1篇
2D-DCT
1篇
BOOTH算...
1篇
FPGA
1篇
乘法器
1篇
处理器
机构
3篇
中国科学技术...
作者
3篇
马晏
3篇
罗玉平
3篇
叶新
3篇
蒋勇
传媒
1篇
计算机工程与...
1篇
计算机工程
1篇
微型机与应用
年份
1篇
2006
2篇
2005
共
3
条 记 录,以下是 1-3
全选
清除
导出
排序方式:
相关度排序
被引量排序
时效排序
基于FPGA的32位并行乘法器的设计与实现
被引量:2
2005年
首先分析比较了几种典型的乘法器实现结构,然后采用树型组合方式,对其结构进行了优化,最后在FPGA上设计并实现了一个高性能的32位并行乘法器。
蒋勇
罗玉平
马晏
叶新
关键词:
乘法器
现场可编程逻辑门阵列
硬件描述语言
BOOTH算法
基于FPGA的二维转置多路总线存储体组件设计与实现
被引量:1
2005年
采用FPGA设计、实现的一种可4路读写控制,且全硬件实现二维转置操作的存储体组件。组件可同时提供4路64位数据给多个运算器使用,实现4路并行操作。
罗玉平
马晏
蒋勇
叶新
关键词:
FPGA
2D-DCT
图像处理器
一种二维转置多通道读写存储体组件的设计与实现
2006年
本文用FPGA设计、实现了一种可4路读写控制,且全硬件实现二维转置操作的存储体组件,可同时提供4路64位数据给多个运算器使用,实现了4路并行操作。该组件已在实际运用中使用。
罗玉平
马晏
蒋勇
叶新
全选
清除
导出
共1页
<
1
>
聚类工具
0
执行
隐藏
清空
用户登录
用户反馈
标题:
*标题长度不超过50
邮箱:
*
反馈意见:
反馈意见字数长度不超过255
验证码:
看不清楚?点击换一张