您的位置: 专家智库 > >

邹光毅

作品数:7 被引量:2H指数:1
供职机构:江汉大学数学与计算机科学学院更多>>
相关领域:自动化与计算机技术机械工程电子电信更多>>

文献类型

  • 5篇期刊文章
  • 2篇科技成果

领域

  • 5篇自动化与计算...
  • 1篇机械工程
  • 1篇电子电信

主题

  • 3篇VHDL
  • 3篇CPLD
  • 2篇数字逻辑
  • 2篇教学
  • 2篇ASIC
  • 1篇电路
  • 1篇电子钟
  • 1篇动态刷新
  • 1篇硬件
  • 1篇原理图
  • 1篇软件开发
  • 1篇实验教学
  • 1篇实验台
  • 1篇数字钟
  • 1篇专用集成电路
  • 1篇芯片
  • 1篇课程
  • 1篇课程教学
  • 1篇集成电路
  • 1篇计算机

机构

  • 7篇江汉大学

作者

  • 7篇邹光毅
  • 6篇沈祖斌
  • 2篇汤惟
  • 2篇辜艺
  • 2篇王倩
  • 2篇欧阳泉
  • 1篇许锐
  • 1篇沈整
  • 1篇辜仪
  • 1篇朱伟
  • 1篇陈海平
  • 1篇葛保建
  • 1篇何有为

传媒

  • 4篇科技视界
  • 1篇工业控制计算...

年份

  • 3篇2015
  • 1篇2014
  • 1篇2011
  • 1篇2007
  • 1篇2004
7 条 记 录,以下是 1-7
排序方式:
ASIC综合实验与应用开发系统研发
汤惟沈祖斌邹光毅王倩辜仪欧阳泉葛保建陈海平
该项目为武汉市科技计划项目(武汉市科技局2004年12月27日下达,项目编号20043007077-19)。该项目重点研究基于PLD的SOC构建和IP核重用技术。使该系统能够适应多种主流EDA工具的设计开发方法,支持CP...
关键词:
关键词:专用集成电路软件开发
基于VHDL的ASIC芯片开发平台的研制
沈祖斌邹光毅王倩汤惟辜艺欧阳泉
通过研究主流EDA工具支持下基于VHDL设计建模与综合调试技术,设计制作了Xilinx XC9500系列,Altera EPM7000S、EFP10K10等系列逻辑器件下载平台,实现了目标系统开发、仿真、在线测试技术。该...
关键词:
关键词:ASIC芯片实验教学
数字电子钟的EDA实现详例被引量:2
2011年
在QuartusII软件平台上结合我校自行研制的EDA课程设计实验板,完成了数字电子钟芯片的设计和硬件实现。侧重于逻辑电路的设计同时采用VHDL硬件描述语言辅助完成对电路的功能仿真。在设计过程中,重点探讨了数字电子钟的设计思路和功能模块划分,对设计过程中出现的问题详细进行分析。
许锐沈祖斌邹光毅
关键词:电子钟CPLDVHDL
基于CPLD的64位乘法运算器的设计
2015年
提出了一种由64位加法器构成的以时序逻辑方式设计的64位宽位乘法器,此乘法器比纯组合逻辑构成的乘法占用硬件资源少,结构简单,基于VHDL语音模块化的设计,有利于器件的升级与位数扩充具有一定的实用价值。
辜艺邹光毅朱伟
关键词:CPLD乘法器
采用“数字逻辑”英文原文教材的体会
2015年
21世纪的大学生必须掌握英语,特别是对计算机科学的学生更应如此。本文总结了采用"数字逻辑"英文原文教材授课以来的经验和体会,阐述了使用英文教材的重要性和意义,以及笔者的一些具体做法。同时提出了一些可供参考的建议。
沈祖斌沈整邹光毅
关键词:数字逻辑计算机硬件
基于CPLD的多功能数字时钟实现
2015年
基于CPLD的数字时钟,采用原理图方式设计,使用自上而下的思想和模块化思想设计时钟系统,形成一个结构明晰的带有防机械按键抖动的多功能数字时钟。在ALTERA公司的开发平台Quartus II9.0上编译与仿真,得到正确结果,并在CPLD系列芯片EPM240T100C5芯片中下载实现成功,效果良好计时精准。详细介绍该数字时钟系统通过原理图方式实现的全过程,重点介绍动态刷新、防机械按键抖动模块的功能实现。加强了对数字逻辑器件的熟悉,能全方位锻炼学生能力。
何有为沈祖斌邹光毅
关键词:数字钟防抖动态刷新
在数字逻辑课程教学中引入VHDL的方法
2014年
数字逻辑课程讲授内容一般是基于SSI、MSI等标准芯片进行分析和设计,而且实验环节也是基于SSI、MSI的硬实验台,这种实验台不易做成开放性,实验准备和实验内容设计都不灵活,也受到SSI,MSI所供器件的限制。笔者把讲授VHDL程序设计课程和讲授数字逻辑课程及数字逻辑实验结合起来,在数字逻辑课程讲授中引入VHDL语言的方法,并且在实验环境上尝试把硬实验台逐步改变成软实验台环境。这种方案可完全克服硬实验台环境的不足,易于实现开放实验教学和网上教学。
沈祖斌邹光毅
关键词:数字逻辑VHDL
共1页<1>
聚类工具0