您的位置: 专家智库 > >

张红波

作品数:5 被引量:3H指数:1
供职机构:北京工业大学计算机学院更多>>
发文基金:国家重点基础研究发展计划北京市优秀人才培养资助更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 3篇会议论文
  • 2篇期刊文章

领域

  • 5篇自动化与计算...

主题

  • 5篇多核
  • 5篇多核处理
  • 5篇多核处理器
  • 5篇处理器
  • 3篇预取策略
  • 3篇乱序
  • 3篇乱序执行
  • 2篇硬件
  • 2篇预取技术
  • 1篇CMP

机构

  • 5篇北京工业大学

作者

  • 5篇方娟
  • 5篇张红波

传媒

  • 1篇微电子学与计...
  • 1篇计算机科学
  • 1篇2010全国...

年份

  • 1篇2012
  • 1篇2011
  • 3篇2010
5 条 记 录,以下是 1-5
排序方式:
一种改进的多核处理器硬件预取技术被引量:2
2012年
存储访问延迟一直是制约计算机系统整体性能的瓶颈,多核处理器的出现使"存储墙"问题更加严重。预取技术可以隐藏存储访问延迟,因此基于多核处理器的预取技术最近成为学术界研究的热点。研究了目前较为新颖的多核处理器预取技术Future execution,然后针对其缺陷提出改进,即提出了FE-Runahead架构,其减少了二级Cache访问缺失,提高了二级Cache命中率。实验结果表明,改进后的预取架构的二级Cache命中率提高了约9%,相对执行时间减少了8%。
方娟张红波
关键词:CMP
多核处理器预取策略的研究被引量:1
2010年
多核处理器的内存和Cache共享策略使内存访问延迟成为影响多核处理器性能的瓶颈,预取技术能够隐藏访问延迟,对提高多核处理器的性能有重要意义.分析并比较了一系列典型的预取策略,讨论了它们的优缺点,对几种新颖的基于硬件的多核预取技术提出了改进方案,讨论了在多核处理器体系结构下,预取策略面临的挑战和必须考虑的设计问题,为多核预取提供了创新的思路.
方娟张红波
关键词:乱序执行
多核处理器预取策略的研究
多核处理器的内存和Cache共享策略使内存访问延迟成为影响多核处理器性能的瓶颈,预取技术能够隐藏访问延迟,对提高多核处理器的性能有重要意义.分析并比较了一系列典型的预取策略,讨论了它们的优缺点,对几种新颖的基于硬件的多核...
方娟张红波
关键词:乱序执行多核处理器预取策略
文献传递
一种改进的多核处理器硬件预取技术
存储访问延迟一直是制约计算机系统整体性能的瓶颈,多核处理器的出现使“存储墙”问题更加严重。预取技术可以隐藏存储访问延迟,因此基于多核处理器的预取技术最近成为学术界研究的热点。文中研究了目前较为新颖的多核处理器预取技术Fu...
方娟张红波
关键词:多核处理器
多核处理器预取策略的研究
多核处理器的内存和Cache共享策略使内存访问延迟成为影响多核处理器性能的瓶颈,预取技术能够隐藏访问延迟,对提高多核处理器的性能有重要意义.分析并比较了一系列典型的预取策略,讨论了它们的优缺点,对几种新颖的基于硬件的多核...
方娟张红波
关键词:乱序执行
文献传递
共1页<1>
聚类工具0