郑翔 作品数:14 被引量:3 H指数:1 供职机构: 清华大学信息科学技术学院微电子学研究所 更多>> 发文基金: 国家自然科学基金 国家科技重大专项 中国人民解放军总装备部预研基金 更多>> 相关领域: 电子电信 电气工程 自动化与计算机技术 经济管理 更多>>
DTSArch:一种基于分散式元组空间的软件体系结构模型 2009年 针对协作系统中缺乏描述系统高度动态性、自组织性和协作性的方法,利用分散式元组空间模型的时空解耦特性,提出了一种软件体系结构模型DTSArch。在对分散式元组空间进行刻画的基础之上,从软件体系结构的角度建立了描述构件行为和系统配置的形式化语义,解决了分散式元组空间模型难以直接应用于实际系统开发的问题。实现了一个基于DTSArch的可视化开发工具以进行软件体系结构设计。并通过实例证明DTSArch使开发人员能够快速建立基于分散式元组空间模型的系统结构,从而提高系统构件和系统开发方法的可重用性。 郑翔 覃征 邢剑宽关键词:软件体系结构建模 通用嵌入式SRAM编译器的设计与实现 2013年 介绍了一种适用于多厂商、多种工艺和电路结构的嵌入式SRAM IP核编译器设计方法,该方法使编译器的设计复杂度降低30%以上。专用版图处理工具LayoutBuilder能自动完成版图拼接、打孔、画线、添加端口和生成GDSII版图文件等。专用网表处理工具NetlistBuilder仅用三个函数即可完成网表的生成,同时,该工具还内嵌自动检查端口数目和对齐方式、自动检查内部浮空节点和自动检查浮空端口等功能。介绍了一种编译器验证流程和时序与功耗文件的生成方法。用这个方法开发了针对2种工艺、3种电路结构的8个编译器。对编译器生成的IP核进行了流片验证。结果表明,该方法可以生成满足不同要求的SRAM IP核。 王聪 刘鸣 陈虹 郑翔 曹华敏 高志强关键词:静态随机存取存储器 IP核 编译器 适用于编译器的高速SRAM阵列及外围设计 被引量:1 2013年 SRAM编译器一般需要配置具有各种字宽、各种容量的SRAM。针对这种需求,SRAM阵列和外围电路需要设计成具有可配置性、可复用性的结构。使用0.525μm2的6管存储单元,采用阵列划分、两级译码和具有本地时序的灵敏放大器,实现了适用于编译器的高速SRAM设计。基于SMIC 65nm CMOS工艺,对512kb的SRAM进行流片验证。测试结果表明,该SRAM在1.2V工作电压下可实现1.06ns的高速访问时间。 曹华敏 刘鸣 陈虹 郑翔 王聪 王志华关键词:SRAM 灵敏放大器 编译器 一种无中心元组空间副本管理方法 2011年 无中心元组空间(DTS)模型是支持多个独立单元协作的理想模型。然而,目前对DTS的性能研究并不多见。该文针对DTS系统中缺乏有效副本管理机制的现状提出了一种基于元组使用模式的、采用多种副本管理策略的元组副本管理方法。在无中心元组空间模型的基础上,建立了面向副本的元组空间原语语义,并分析了在DTS中实现副本管理机制的必要性,以及实现多种副本管理策略的意义。本文基于Lime(Linda in the mobile environment)实现了元组副本管理层,并进行了多台主机之间的元组通讯实验。实验结果表明:副本管理机制的存在有效降低了DTS的操作的响应时间,提高了系统的整体运行效率。 邢剑宽 覃征 郑翔 章晋学关键词:元组空间 副本管理 最小排放社区的可持续发展评价研究 城镇社区的建设要做到可持续发展,首先在社区范围内推广生态经济学的观点,使社区的生产和生活符合环境友好的原则.其次通过相应的法律法规加以协调和制约,以保证社区的生产和生活废弃物对环境的影响最小.为此,将循环经济的思想贯穿于... 郑翔关键词:可持续发展 循环经济 清洁生产 真实储蓄 采用分级位线和两级灵敏放大器的SRAM电路装置 一种采用分级位线和两级灵敏放大器的SRAM电路装置,划分为子阵列,每一个子阵列再采用分割位线级数,对应每根局部位线挂载有SRAM单元;第一级灵敏放大器采用锁存型结构,交叉耦合的反相器两个输入输出节点分别通过一个PMOS管... 刘鸣 陈虹 郑翔 曹华敏 高志强 王志华钇稳定氧化锆表面与台阶的原子构型 郑翔关键词:高分辨电子显微术 Au和Fe二十面体的高分辨透射电子显微像模拟与应变分析 像差校正在透射电子显微镜中的实现不仅提高了高分辨透射电镜的分辨率,也使人们得以直接测量材料中的原子构型。二十面体是金属与合金催化剂颗粒所具有的一种典型的结构形式,可看作由二十个四面体组成多重孪晶结构。它们在任何一个方向的... 郑翔 于荣 谢琳 吴浩 朱静关键词:高分辨电子显微术 图像模拟 基于统计特征融合和动态反馈的车牌识别研究及系统实现 郑翔关键词:车牌识别 主分量分析 GABOR变换 两种类型危机管理的案例研究- 以N区处理两次危机为例 郑翔关键词:危机管理 台风 出租车