赵行波 作品数:5 被引量:19 H指数:3 供职机构: 清华大学信息科学技术学院电子工程系 更多>> 发文基金: 国家高技术研究发展计划 更多>> 相关领域: 电子电信 更多>>
基于FPGA的可配置通信平台设计 被引量:8 2006年 本文设计了一种基于FPGA的、通用可配置的通信开发与测试平台。针对不同信道编码和调制方式的组合,通过采用实时软硬件重构技术,该平台可以在短期内完成相应通信系统的构建、验证和配置。本文还结合设计实例说明了所构建平台的特点。 张海亮 赵行波 王亮 周祖成关键词:FPGA DSP SOPC 数字视频广播传输流接收专用芯片的设计 被引量:1 2007年 为了满足计算机能够接收数字视频广播(DVB)内容的需要,针对DVB传输数据量大,实时性要求高的业务特性,提出了一种DVB传输流接收专用芯片的设计。按照自顶向下的设计流程,通过合理划分软硬件结构,围绕高速数据通道的设计,采用流水线结构和链式直接存储器访问(DMA)的方式来提高数据处理速度,并利用理论建模的方法定制链式DMA的参数以及系统缓存大小。实验结果表明:链式DMA策略的硬件带宽达到476.6 Mb/s,为传统DMA方式的25倍,有效提高了接收芯片的数据处理能力。该芯片已采用Fujitsu 0.35μm的CMOS工艺流片。 贺光辉 俞伟 赵行波 周祖成关键词:专用集成电路 数字视频广播 直接存储器访问 一种基于内插法符号同步电路的设计 被引量:6 2006年 提出了一种新的符号同步电路结构,采用立方插值和O&M定时误差检测相结合的算法实现符号定时同步,并通过AlteraDSPBuilder完成该电路的设计、仿真和分析,将设计用AlteraStratixIIFPGA实现,应用在实际的接收机中,证明其能纠正1%的定时误差,工作时钟频率最高可达到130MHz。 赵行波 张海亮 贺光辉 周祖成关键词:插值 FPGA 基于IP集成的RS码+DQPSK系统设计 2007年 本文利用Altera公司开发的RS、NCO和FIR IP core以及Simulink、DSP_Builder中的模块快速搭建了一个RS(204,188)+DQPSK的低中频调制解调系统。分别在Simulink、Modelsim中验证了系统的功能,最后在Altera公司的Stratix II EP2S60DSP开发板中实现了该系统,并对系统进行了测试。试验结果表明DQPSK系统加入RS码后,在Pe=1e-3时,RS(204,188)编码可以带来3 ̄4dB的增益。 王亮 凌康 张海亮 赵行波 周祖成关键词:IPCORE 系统集成 FPGA 仿真测试 一种基于DMB-T的车载数字电视终端的设计与实现 被引量:4 2005年 介绍了一种基于清华大学地面数字多媒体电视广播传输协议DMB-T和富士通MPEG-2解码芯片的车载数字电视终端的设计与实现。设计针对汽车电子所面临的恶劣电磁环境以及驾乘者对操作简单易用性和视听质量的要求,提出了一些软硬件结合解决办法,对实际系统测试表明,该系统拥有优越的数字电视接收性能和音视频输出质量,人机交互界面简单友好。 李仓峰 张海亮 赵行波 周祖成 张浩关键词:MPEG-2标准 汽车电子 数字电视