您的位置: 专家智库 > >

姚霁

作品数:19 被引量:22H指数:4
供职机构:西安邮电大学更多>>
发文基金:陕西省教育厅科研计划项目更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 11篇专利
  • 8篇期刊文章

领域

  • 6篇自动化与计算...
  • 5篇电子电信

主题

  • 5篇FPGA
  • 2篇底板
  • 2篇底座
  • 2篇电源
  • 2篇信号
  • 2篇信号处理
  • 2篇信号处理芯片
  • 2篇抑制比
  • 2篇输入滤波器
  • 2篇输入阻抗
  • 2篇数字信号
  • 2篇数字信号处理
  • 2篇数字信号处理...
  • 2篇锁紧
  • 2篇锁紧机构
  • 2篇嵌入式
  • 2篇嵌入式系统
  • 2篇下段
  • 2篇芯片
  • 2篇滤波器

机构

  • 16篇西安邮电大学
  • 3篇西安邮电学院

作者

  • 19篇姚霁
  • 10篇岳颀
  • 4篇沈建冬
  • 4篇杨春杰
  • 1篇范九伦
  • 1篇刘建华
  • 1篇孙素霞

传媒

  • 2篇现代电子技术
  • 1篇电子科技
  • 1篇黑龙江科技信...
  • 1篇电子技术应用
  • 1篇信息技术
  • 1篇科学技术与工...
  • 1篇科技视界

年份

  • 1篇2023
  • 2篇2022
  • 2篇2021
  • 3篇2020
  • 2篇2019
  • 1篇2017
  • 1篇2016
  • 1篇2015
  • 2篇2013
  • 1篇2012
  • 2篇2009
  • 1篇2007
19 条 记 录,以下是 1-10
排序方式:
一种加速ARM处理器并行工作系统及其工作方法
本发明公开了一种加速ARM处理器并行工作系统及其工作方法,包括数据分配模块,所述数据分配模块电性连接分配优化模块,所述分配优化模块电性连接若干数据序列,每个数据序列电性连接存储器和闪存盘。本发明通过将处理数据进行分配,由...
姚霁岳颀沈建冬
文献传递
一种防干扰信号输送方法
本发明公开了一种防干扰信号输送方法,包括如下步骤:S1:数字信号处理芯片通过传输线提前向发射锁相环本振发送发射信号,所述发射锁相环本振通过采集模块采集发射信号,得到稳定的发射信号,采集模块采用低通输入滤波器滤除交流干扰,...
岳颀姚霁沈建冬
文献传递
RSA算法中大素数硬件生成方法研究与设计被引量:1
2013年
在RSA加密算法的硬件设计中,大素数的生成极为关键。为了提高RSA算法中大素数的生成效率,在传统筛法的基础上,提出了一种能自动生成确定性大素数的硬件实现算法-循环迭代法。该算法的硬件实现采用状态机架构,使用VerilogHDL语言描述,并通过Modelsim仿真。实验结果表明,使用该方法生成素数序列,具有快速准确、高效、易于硬件实现的特点,为RSA算法的使用提供了极大的便利。
姚霁
关键词:RSA算法大素数状态机
试验台用台板支座
本实用新型公开了一种试验台用台板支座,包括设置于底部用于起承载作用的底座,所述底座为圆形、椭圆形或矩形,所述底座上侧固定设置有环形支撑座,所述环形支撑座外侧壁沿其外圆周设置有至少三个凹形安装座,所述凹形安装座绕所述环形支...
岳颀姚霁
文献传递
一种复杂大数据的高效储存服务器
本实用新型公开了一种复杂大数据的高效储存服务器,包括底板,所述沉降框设置于所述底板的顶部;电机框,所述电机框的底部固定于所述沉降框的顶部;电机,所述电机的底部固定于所述电机框内壁的底部,本实用新型涉及服务器技术领域。该复...
岳頎姚霁
一种多FPGA互联及其数据传输装置
本发明提供一种多FPGA互联及其数据传输装置,包括:数据传输主体、顶壳机构、锁紧机构一以及锁紧机构二,所述锁紧机构一安装在数据传输主体内部,与现有技术相比,本发明具有如下的有益效果:通过设置数据传输主体和顶壳机构,代替传...
姚霁岳颀杨春杰
FPGA在嵌入式系统中的应用
2009年
随着EDA技术的飞速发展,FPGA和嵌入式系统技术都得到了迅猛的发展,文中系统分析了FPGA的特点、当前主流的开发平台,以及其在嵌入式系统中的应用和面临的一系列挑战。通过分析表明,FPGA在嵌入式系统发展中的前景被广泛看好,以FPGA为平台的嵌入式系统方案在各个领域都得到了广泛的应用。
姚霁
关键词:现场可编程逻辑器件嵌入式系统
一种嵌入式核心板的工装
本发明提供一种嵌入式核心板的工装,包括底板、核心板、紧固杆、紧固机构以及解锁机构,所述紧固机构以及解锁机构均设置有四个,四个所述紧固机构分别设置在底板内部的四个边角处,所述解锁机构设置在紧固机构的下方,所述底板上端表面开...
姚霁岳颀杨春杰
文献传递
一种基于JTAG的片内调试系统设计被引量:5
2020年
为了给芯片设计提供一种高效方便的调试方法,提出一种基于JTAG的片内调试系统。该系统包括调试系统控制模块、断点产生模块和JTAG接口。JTAG接口实现调试指令的发送与接收;断点产生模块是调试系统硬件调试的逻辑单元;调试系统控制模块则实现断点设置、单步运行、内存调试等功能。不同的调试指令可根据不同的硬件结构自动完成其各自的处理流程,而且不同的工作模式之间可以自由切换。该片内调试系统表现出了高性能,便于操作的特点,已经通过了实际的芯片测试。
姚霁
关键词:系统设计JTAG模式切换
一种多FPGA互联及其数据传输装置
本发明提供一种多FPGA互联及其数据传输装置,包括:数据传输主体、顶壳机构、锁紧机构一以及锁紧机构二,所述锁紧机构一安装在数据传输主体内部,与现有技术相比,本发明具有如下的有益效果:通过设置数据传输主体和顶壳机构,代替传...
姚霁岳颀杨春杰
文献传递
共2页<12>
聚类工具0