郑瑞锋
- 作品数:5 被引量:4H指数:1
- 供职机构:贵州省微纳电子与软件技术重点实验室更多>>
- 发文基金:贵州省中药现代化科技产业研究开发专项项目贵州省优秀青年科技人才计划更多>>
- 相关领域:电子电信自动化与计算机技术更多>>
- 基于格雷码的异步FIFO存储器的设计
- 2010年
- 该设计为了实现低功耗异步FIFO存储器设计,采用格雷码指针解决设计中的亚稳态问题,并采用门控时钟技术降低功耗,利用VerilogHDL硬件描述语言,在ModelSimSE6.5a中进行功能仿真,Synopsys DC综合结果显示降低功耗20.7%。
- 郑瑞锋谭亚军
- 关键词:异步FIFO格雷码亚稳态
- 基于正弦分段线性近似算法的DDS频谱分析
- 2010年
- 直接数字频率合成技术在数字通信系统中被广泛采用..但是DDS本身的结构决定了其输出信号中存在无法消除的杂波,采用严格的数学方法分析了基于分段线性近似DDS中的频谱。得到DDS输出信号的时域和频域数学表达式,为精确计算DDS的杂散抑制度提供了方便。并作出八分段近似DDS的误差分析和频谱图。
- 谭亚军郑瑞锋陆安江杨健
- 关键词:频谱分析
- 基于DSP Builder的低功耗DDS设计及FPGA实现被引量:2
- 2010年
- 直接数字频率合成技术在数字通信系统中被广泛采用,在研究直接数字频率合成技术基本原理的基础上,利用FPGA的DSP开发工具DSP Builder对基于正弦八分段线性近似的DDS进行了建模设计,通过仿真分析证明该设计方法的正确性和实用性,并通过QuartusⅡ完成对FPGA器件的配置下载过程。
- 郑瑞锋谭亚军刘桥陆安江
- 关键词:直接数字频率合成DSPBUILDER
- 集成电路中的多时钟域同步设计方法探究被引量:1
- 2009年
- 现代的芯片包含丰富的触发器,不同电路的时钟驱动源存在频率和相位的差异,因而出现了跨时钟域进行异步数据传输的要求。亚稳态问题是异步数据传输过程面临的主要问题。针对通信过程中多时钟域之间的亚稳态现象,总结性地提出多种同步设计的方法,分析了几种同步器在集成电路异步设计中的应用。
- 谭亚军郑瑞锋杨健
- 关键词:亚稳态同步器异步FIFO