您的位置: 专家智库 > >

曾小旁

作品数:7 被引量:8H指数:2
供职机构:宁波大学更多>>
发文基金:国家自然科学基金浙江省科技计划项目博士科研启动基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 4篇期刊文章
  • 1篇学位论文
  • 1篇会议论文
  • 1篇科技成果

领域

  • 6篇电子电信
  • 2篇自动化与计算...

主题

  • 6篇电路
  • 5篇电路设计
  • 3篇低功耗
  • 3篇功耗
  • 3篇多值逻辑
  • 2篇信号
  • 2篇信号理论
  • 2篇预计算
  • 2篇绝热
  • 1篇低功耗设计
  • 1篇电路三要素理...
  • 1篇电路研究
  • 1篇电压
  • 1篇电压型
  • 1篇异或
  • 1篇数字集成电路
  • 1篇数字集成电路...
  • 1篇四值逻辑
  • 1篇节能
  • 1篇可逆

机构

  • 7篇宁波大学

作者

  • 7篇曾小旁
  • 6篇汪鹏君
  • 2篇戴静
  • 1篇李辉
  • 1篇陆金刚
  • 1篇张会红
  • 1篇徐建
  • 1篇张跃军
  • 1篇李昆鹏

传媒

  • 1篇电子与信息学...
  • 1篇浙江大学学报...
  • 1篇电路与系统学...
  • 1篇华东理工大学...
  • 1篇第21届电路...

年份

  • 1篇2013
  • 4篇2010
  • 1篇2009
  • 1篇2008
7 条 记 录,以下是 1-7
排序方式:
具有预计算功能的新型绝热数值比较器设计
通过对钟控传输门绝热逻辑(Clocked Transmission Gate Adiabaic Logic,CTGAL)电路和数值比较器工作原理及结构的研究,提出了一种具有预计算功能的新型绝热数值比较器的设计方案.该方案...
曾小旁汪鹏君戴静
关键词:电路设计
文献传递
具有预计算功能的新型绝热数值比较器设计被引量:1
2010年
该文通过对钟控传输门绝热逻辑(Clocked Transmission Gate Adiabatic Logic,CTGAL)电路和数值比较器电路工作原理及结构的研究,提出了一种基于CTGAL电路的具有预计算功能的新型绝热数值比较器设计方案。该方案具有冗余抑制作用,将其与利用PAL-2N电路设计的低功耗绝热数值比较器相比,功耗节省平均约60%。PSPCIE模拟结果表明,此数值比较器逻辑功能正确,低功耗特性明显。
汪鹏君曾小旁
关键词:低功耗电路设计
基于多值逻辑的电压型高信息密度单元电路研究
微电子领域在本世纪最现实、最迫切的发展方向是由集成电路(IC)向集成系统(IS)方向的转变。在提高芯片性能的同时,也导致了芯片面积不断增大,连接复杂性提高,互连线所占面积增大,互连线延迟以及互连线产生的其它寄生效应等问题...
曾小旁
关键词:多值逻辑CMOS电路电路设计
文献传递
节能型数字集成电路设计关键技术
汪鹏君张跃军张会红戴静陆金刚徐建李辉李昆鹏曾小旁
节能型数字集成电路设计贯穿于从系统级、算法(行为)级、结构级、逻辑电路级直到器件/工艺级的整个数字系统设计流程。该项目针对其中电路结构设计、电路设计过程优化和新型数字器件设计等关键环节开展研究,主要内容包括低功耗单元电路...
关键词:
关键词:数字集成电路设计
基于电路三要素理论的四值同步可逆计数器设计被引量:2
2009年
通过对电路三要素(信号、网络和负载)理论和五值代数理论的研究,提出了四值D触发器的元件级结构设计方案.根据可逆计数器的功能特性,采用该四值D触发器设计了具有复位功能的四值同步可逆计数器.PSPICE模拟验证所设计的电路具有正确的逻辑功能.
曾小旁汪鹏君
关键词:电路三要素理论四值逻辑可逆计数器
基于多值开关—信号理论的三值低功耗动态异或/同或电路设计被引量:1
2010年
通过对多值开关—信号理论(Multiple-value Switch-signal Theory,MST)和三值异或/同或(XOR/XNOR)电路工作原理的研究,本文提出具有预充电功能的三值低功耗动态异或/同或电路的设计方案。该方案通过在预充电阶段将输出信号预充至逻辑值"1",避免电路级联电荷再分配;采用开关级逻辑结构消除输出悬空态,保证输出信号具有完整的逻辑摆幅和高噪声容限。PSPCIE模拟验证所设计电路逻辑功能正确,低功耗特性明显。
汪鹏君曾小旁
关键词:多值逻辑低功耗电路设计
时钟低摆幅三值双边沿低功耗触发器的设计被引量:4
2010年
通过对各类多值触发器的研究,提出了一种反馈保持型时钟低摆幅三值双边沿低功耗新型触发器(Feedback Keeper Low-swing Clock Ternary Low-Power Double-Edge-Triggered Flip-Flop,FK-LSCTLPDFF)设计方案。该方案利用反馈保持避免电路因输入信号瞬间毛刺引起的错误翻转,利用时钟信号双边沿跳变敏感抑制冗余跳变,利用时钟低摆幅降低三值触发器功耗。该电路与三值单边沿触发器相比,在保持相同数据吞吐量的条件下,可使时钟信号的频率减半,从而降低整个电路的系统功耗。通过PSPCIE模拟,验证了所设计电路具有正确逻辑功能,低功耗特性明显。
曾小旁汪鹏君
关键词:多值逻辑触发器低功耗设计
共1页<1>
聚类工具0