刘树彬 作品数:201 被引量:183 H指数:7 供职机构: 中国科学技术大学 更多>> 发文基金: 国家自然科学基金 中国科学院知识创新工程重要方向项目 国家大科学工程 更多>> 相关领域: 电子电信 核科学技术 自动化与计算机技术 理学 更多>>
一种流水线滤波堆积矫正方法与系统 本发明公开了一种流水线滤波堆积矫正方法与系统,它们是一一对应的方案,方案中:采用最优滤波法,使用采样序列、模板信息进行最优化计算,提取时幅序列(即时间偏移量序列与幅度序列);提取出的时间偏移量序列的各个值应当在当前采样点... 沈仲弢 张程骏 于翰霖 龙玥 王宇 刘树彬 封常青像素型多阳极半导体探测器阵列的电子学通道复用方法 本申请公开了一种像素型多阳极半导体探测器阵列的电子学通道复用方法,涉及射线探测技术领域,该方法包括:针对每一像素型多阳极半导体探测器的1个阴极,使用一路阴极电子学通道进行读出,得到N路阴极电子学通道;分别从每一像素型多阳... 王宇 杨正光 赵懋源 封常青 张志永 沈仲弢 刘树彬相位敏感光时域反射计相位解调方法和装置 本发明提供了一种相位敏感光时域反射计相位解调方法和装置,该方法包括:获取从相位敏感光时域反射计输出的中频信号,其中,中频信号包括待解调信号的相位信息,中频信号的带宽小于中频信号的中心频率的1/3;对中频信号进行预设频率采... 曹喆 周凡 刘树彬 张强 葛启帅基于计算机并行口的JTAG控制器设计 被引量:5 2004年 JTAG定义的边界扫描机制是一种新型的VLSI电路测试及可测试性设计方法,JTAG规范广泛用于芯片内部数据寄存器的配置,可编程芯片的程序下载等。介绍了一种简单有效的JTAG控制器设计方法。 赵龙 安琪 刘树彬 王砚方关键词:JTAG 控制器设计 程序下载 可编程芯片 VLSI电路 可测试性设计 宽带网络接口板的设计与实现 被引量:5 2003年 随着网络技术的发展 ,以ATM、POS和千兆以太网为代表的宽带网络技术正在蓬勃发展 .设计工作稳定、网络管理功能强大和接口标准的接口板 ,成为宽带网络技术应用的关键 .论文介绍了一种有效的 2 .5GATM/POS接口板和双通道千兆以太网接口板的设计实现方法 . 陆增援 刘树彬 宋健 安琪 王砚方关键词:宽带网络 接口板 ATM POS 千兆以太网 网络传输 一种用于拓展单比特相干积累算法的预加电路 本发明公开了一种用于拓展单比特相干积累算法的预加电路,包括:输入信号经过N比特信号采样电路得到N比特采样值,加法器对N比特采样值以及最后一级累加和寄存器中的数据进行相加,得到K比特加法和与1比特的进位信号;K比特加法和保... 沈仲弢 王选 胡佳栋 刘树彬 封常青 安琪BESⅢ TOF前端读出电子学模块测试控制及分析软件系统的设计 2009年 为配合BEPC Ⅱ(Beijing Electron Positron Collider,即北京正负电子对撞机)的改造,目前北京谱仪(Beijing Spectrometer,简称BES)正在进行第三期升级改造工程,称为BESⅢ。改造后的BESⅢ将大幅度提高探测器性能。TOF(Time of Flight),即飞行时间计数器,是BESⅢ的重要子系统,其负责时间和电荷测量的前端电子学读出模块(Front End Electronics Module,简称FEE)要求时间分辨率好于25ps,电荷分辨率好于10bit。为了对FEE模块的性能进行测试,保证工程进度和质量,一个完备的测试控制/分析系统的建立是十分必要的。文章将简要论述其中测试控制及分析软件的设计。 赵雷 刘树彬 周家稳 安琪关键词:TOF FEE POWERPC SOCKET 一种基于FPGA的高精度高集成度时间数字转换器及实现方法 本发明提供一种基于FPGA的高精度高集成度时间数字转换器及实现方法。该时间数字转换器包括细时间测量单元,该细时间测量单元由时间交替采样单元、多级采样数据缓冲单元、快拍和编码单元组成;本发明的目的在于提供一种基于FPGA的... 赵雷 叶春逢 郝新军 刘树彬 安琪一种气体探测器编码处理方法及装置 本申请提供了一种气体探测器编码处理方法及装置,该方法以电子学读出通道数个电子学读出通道为顶点,构造欧拉回路,该欧拉回路由哈密顿路径确定,欧拉回路中每两个顶点之间的边分别对应一个探测通道,以此实现了每两个相邻的电子学读出通... 沈仲弢 刘建国 王宇 张志永 刘树彬 封常青 安琪基于FPGA和PLL的高精度数据延时可调系统 本发明公开了一种基于FPGA和PLL的高精度数据延时可调系统,包括:高速ADC、时钟辅助单元、FPGA以及高速DAC;所述时钟辅助单元包括:依次连接的第一数控延时线、第一PLL、第二数控延时线及第二PLL;第一PLL分别... 赵雷 占林松 刘树彬 安琪 刘金鑫 冷用斌 赖龙伟 张宁