您的位置: 专家智库 > >

杨青松

作品数:5 被引量:13H指数:2
供职机构:复旦大学信息科学与工程学院专用集成电路与系统国家重点实验室更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 4篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信
  • 2篇自动化与计算...

主题

  • 3篇处理器
  • 2篇嵌入式
  • 2篇嵌入式系统
  • 1篇电路
  • 1篇调制器
  • 1篇移位寄存器
  • 1篇移位器
  • 1篇运放
  • 1篇运算放大器
  • 1篇噪声
  • 1篇智能IC卡
  • 1篇设计实现
  • 1篇嵌入式RIS...
  • 1篇专用集成电路
  • 1篇微处理器
  • 1篇线性度
  • 1篇协处理
  • 1篇协处理器
  • 1篇量化噪声
  • 1篇内核

机构

  • 5篇复旦大学

作者

  • 5篇杨青松
  • 3篇徐科
  • 2篇杨雪飞
  • 1篇闵昊
  • 1篇程君侠
  • 1篇孙承绶
  • 1篇周宇
  • 1篇李强
  • 1篇朱柯嘉
  • 1篇李联

传媒

  • 2篇微电子学
  • 1篇半导体技术
  • 1篇复旦学报(自...

年份

  • 2篇2004
  • 3篇2003
5 条 记 录,以下是 1-5
排序方式:
一种高性能32位移位寄存器单元的设计被引量:4
2003年
介绍了一种用于32位微处理器中执行单元的双总线(64位输入32位输出)移位寄存器单元的设计。讨论了矩阵移位器和树状移位器结构,提出了基于两者结合的Matrix-Tree 结构并给出了其硬件电路的实现。为了能实现X86指令集全部移位类指令,采用了指令预处理的技术,节省了指令周期,提高了CPU的效率。
李强杨雪飞杨青松程君侠
关键词:移位寄存器CPU
一种适合SOC的时钟控制器IP核被引量:1
2003年
 随着集成电路系统的规模和复杂性的不断提高,基于IP核的SOC系统的设计已被广泛采用。与此同时,电路测试的难度不断增大,对电路的可测性设计也提出了更高的要求。文章介绍了应用于嵌入式系统的16位时钟控制器(TimerControlUnit)的IP核设计,设计中采用了JTAG可测性设计电路。
周宇徐科杨青松孙承绶
关键词:SOCIP核嵌入式系统JTAG可测性设计
Σ-ΔA/D转换器中电压放大型运放的高线性度设计被引量:1
2004年
 高阶、高精度是当前Σ-Δ调制器的设计趋势,随着系统结构越来越复杂,带内量化噪声的噪声背景逐渐降低,已不再成为制约调制器精度的主要瓶颈。整个系统的线性失真度对调制器最终精度的影响越来越大,甚至成为决定因素。为提高Σ-Δ调制器的线性度,对运算放大器这一主要非线性源进行了深入的分析,并提出若干优化方案。最后,通过一个三阶单环Σ-Δ调制器结构进行了仿真验证。采用电压放大、AB类输出的运算放大器结构,大大减小了系统功耗。
杨雪飞徐科李联杨青松
关键词:运算放大器∑-△调制器开关电容量化噪声
一种32位嵌入式RISC处理器内核的设计实现
该文采用了自顶向下的设计方法,从使用VHDL硬件描述语言做设计的寄存器传输级描述开始,经过功能仿真、逻辑综合、FPGA布局布线后仿真,最后在Aptix硬件验证平台上得以实现.在设计过程中,作者考虑到系统的低功耗、高性价比...
杨青松
关键词:RISC处理器处理器内核FPGA嵌入式系统
文献传递
一种RSA算法的新型ASIC实现被引量:7
2004年
提出了一种实现RSA算法的新型ASIC结构,具有较小的芯片面积和较强的灵活性,适合于智能IC卡应用.利用0.5μmCMOS标准单元库实现了该RSA协处理器,约折合14K(210)等效门,面积约3mm2,最高工作频率40MHz,完成1024位RSA加/解密运算需时375ms.
朱柯嘉杨青松徐科闵昊
关键词:专用集成电路RSA算法协处理器智能IC卡
共1页<1>
聚类工具0