您的位置: 专家智库 > >

孙华锦

作品数:9 被引量:28H指数:4
供职机构:西北工业大学计算机学院更多>>
发文基金:国家自然科学基金国家部委预研基金国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 7篇期刊文章
  • 1篇学位论文
  • 1篇科技成果

领域

  • 7篇自动化与计算...
  • 2篇电子电信

主题

  • 5篇微处理器
  • 5篇处理器
  • 2篇电路
  • 2篇总线
  • 2篇集成电路
  • 2篇RISC微处...
  • 2篇32位RIS...
  • 2篇32位RIS...
  • 1篇电子设计
  • 1篇电子设计自动...
  • 1篇调度
  • 1篇调度算法
  • 1篇队列
  • 1篇阵列
  • 1篇设计自动化
  • 1篇数字频率计
  • 1篇频率测量
  • 1篇频率计
  • 1篇嵌入式
  • 1篇子系统

机构

  • 9篇西北工业大学

作者

  • 9篇孙华锦
  • 6篇高德远
  • 4篇樊晓桠
  • 3篇张盛兵
  • 2篇冉计全
  • 2篇王党辉
  • 1篇樊晓亚
  • 1篇韩冰
  • 1篇李大伟
  • 1篇王得利
  • 1篇罗旻
  • 1篇付娟
  • 1篇雷金奎
  • 1篇严卫生
  • 1篇朱霞
  • 1篇王新刚
  • 1篇李瑛
  • 1篇安建峰
  • 1篇余松涛
  • 1篇齐斌

传媒

  • 3篇计算机工程与...
  • 1篇西北工业大学...
  • 1篇电子与信息学...
  • 1篇计算机应用研...
  • 1篇计算机科学

年份

  • 1篇2010
  • 2篇2005
  • 2篇2004
  • 2篇2003
  • 1篇2002
  • 1篇2001
9 条 记 录,以下是 1-9
排序方式:
RISC微处理器中存取部件设计的一种优化方法被引量:1
2005年
低速的存取部件一直是限制高性能微处理器性能的一个关键因素。文章提出了RISC微处理器存取部件()LSU设计中一种优化的设计模型,阐述了该模型提高存取指令执行速度的机理以及关键路径的优化设计机制,分析了该模型在改善微处理器性能中的作用,并且该模型已经成功的应用到微处理器龙腾II的设计中。Verilog仿真、综合和静态时序分析的结果表明该设计达到了良好的效果。
冉计全樊晓桠孙华锦李大伟
关键词:微处理器
存储器行缓冲区命中预测研究被引量:1
2010年
存储系统已经成为提高计算机系统性能的一个瓶颈。现利用DRAM存储器的访问特性来减少存储器访问操作的平均延迟。首先对存储器行缓冲区的控制策略进行研究,提出了读写分离式页模式预测器,并提出了双饱和计数器预测器和2级预测器等两种预测器方案;然后以SimpleScalar搭建的仿真平台对提出的预测方案进行了性能评估。结果显示,与缓冲区"关"策略相比,平均访问延迟减少了26%,IPC平均提高了4.3%;与缓冲区"开"策略相比,平均访问延迟减少了19.6%,IPC平均提高了2.5%。
王得利高德远王党辉孙华锦
PCI总线目标设备控制器的IP设计被引量:4
2002年
在芯片设计中采用IP(IntellectualProperty)是IC设计发展到SOC时代的必然选择,建立IP库能为以后的设计节省大量的人力和时间,提高设计效率。该文介绍的PCI目标设备总线控制器的IP设计就是航空微电子中心建库工作的组成部分。文中详细描述了控制器的控制通路和数据通路的设计,以及电路的仿真、综合、实现和验证等过程。设计的仿真和验证结果表明,该IP核在功能和时序上符合PCI技术规范2.2版本,达到了预定的目标。
孙华锦高德远韩冰
关键词:PCI总线IP集成电路系统芯片
32位微处理器总线接口部件的设计被引量:6
2004年
由于微处理器和存储器两者之间速度的差异性 ,存储系统已经成为提高微处理器性能的一个瓶颈。同时 ,系统总线的开销在整个访存延迟中占有相当大的比重。因而 ,设计一个高效的总线接口对于提高微处理器的性能是非常重要的。文中在 32位微处理器 ARS0 3总线接口部件的设计中 ,使用 Load/ Store缓冲模型和流水、乱序执行的地址、数据总线等方法来提高其效率 ,采用 M/M/ 1 / K排队论模型确定了缓存队列的长度。实际应用程序仿真结果表明 ,总线接口的设计是高效的 ,去掉使用的优化方法会使 ARS0 3的执行时间平均增加 2 1 .6%。
孙华锦高德远樊晓桠张盛兵
关键词:微处理器缓冲队列
RISC微处理器中I/O子系统设计的一种优化方法
2005年
低效率的访存操作是限制微处理器性能提高的一个关键因素。提出了I/O子系统(IOSS)设计中一种优化的模型,阐述了该模型提高访存效率的机制,分析了这种模型协调微处理器与存储器之间速度差异的作用。Verilog仿真、综合和静态时序分析的结果表明该设计达到了预定的要求。目前龙腾Ⅱ微处理器已经进入后端流程,不久将使用0. 18μm的工艺进行流片。
冉计全樊晓桠孙华锦
关键词:微处理器I/O子系统FIFO
嵌入式32位RISC微处理器-龙腾R1
高德远樊晓亚张盛兵罗旻王党辉安建峰孙华锦李瑛朱霞齐斌王新刚付娟余松涛严卫生雷金奎
“嵌入式32位RISC微处理器-龙腾R1”的项目取得了很大成果。进行了先进微处理器体系结构的研究和自顶向下全正向实现全兼容的设计方法学研究,建立目标机的仿真模型。进行了微处理器芯片的后端设计与测试。整个设计依据国家IP标...
关键词:
关键词:微处理器嵌入式
Round robin调度算法在FPGA中的实现被引量:9
2003年
Round robin调度算法是一个在许多方面有着广泛应用的经典调度算法。该文在考虑了FPGA的结构特点和实际系统需求后,利用桶式移位器和分段式优先级编码器,在FPGA中实现了Round robin调度算法,并对实现方法的面积和性能进行了讨论。系统测试结果表明该算法实现是高效的,满足了系统的需求,在实际系统中运行状况良好。
孙华锦高德远张盛兵
关键词:FPGA现场可编程门阵列集成电路
基于VHDL语言的电子设计自动化及其应用
伴随着集成电路(IC)技术的发展,电子设计自动化(EDA)逐渐成为重要的 设计手段,已经广泛应用于模拟与数字电路系统等许多领域。电子设计自动化 是一种实现电子系统或电子产品自动...
孙华锦
文献传递
32位RISC微处理器Load/Store部件的设计被引量:4
2003年
简要介绍了一个32位RISC微处理器芯片ARS03的体系结构,阐述了处理器内部各个模块的功能。着重讨论了其中的Load/Store部件的设计,以及对关键路径的优化措施。Verilog仿真、综合和静态时序分析的的结果表明设计达到了预定要求。目前ARS03微处理器已经进入后端流程,不久就将使用0.25微米的工艺进行流片。
孙华锦高德远樊晓桠王毅
关键词:微处理器RISC
共1页<1>
聚类工具0