您的位置: 专家智库 > >

武器装备预研基金(110098)

作品数:2 被引量:6H指数:1
相关作者:于芳刘贵宅刘忠立张峰郭旭峰更多>>
相关机构:中国科学院微电子研究所中国科学院大学更多>>
发文基金:武器装备预研基金更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信
  • 2篇自动化与计算...

主题

  • 1篇电子设计
  • 1篇电子设计自动...
  • 1篇用户
  • 1篇用户图形界面
  • 1篇设计自动化
  • 1篇算术逻辑单元
  • 1篇图形界面
  • 1篇微电子
  • 1篇微电子学
  • 1篇系统级设计
  • 1篇逻辑单元
  • 1篇逻辑优化
  • 1篇面积优化
  • 1篇级设计
  • 1篇寄存器
  • 1篇寄存器传输级
  • 1篇共享方案
  • 1篇板级测试
  • 1篇版图
  • 1篇版图设计

机构

  • 2篇中国科学院微...
  • 1篇中国科学院大...

作者

  • 2篇刘忠立
  • 2篇刘贵宅
  • 2篇于芳
  • 1篇张国全
  • 1篇张倩莉
  • 1篇李明
  • 1篇王剑
  • 1篇韩小炜
  • 1篇吴利华
  • 1篇李建忠
  • 1篇杨波
  • 1篇赵岩
  • 1篇陈亮
  • 1篇李艳
  • 1篇郭旭峰
  • 1篇张峰
  • 1篇吴洋

传媒

  • 2篇深圳大学学报...

年份

  • 1篇2013
  • 1篇2012
2 条 记 录,以下是 1-2
排序方式:
扩展型资源共享方案在RTL综合中的实现
2013年
针对现有寄存器传输级(register transfer level,RTL)综合中资源共享仅针对算术逻辑单元(arithmetic logic unit,ALU)的问题,提出扩展型资源共享的方法.该方法对所有逻辑门进行共享,既可优化ALU,又可优化普通逻辑单元,突破了资源共享基于多路选择器(multiplexer,MUX)的限制,实现算术优化及逻辑优化.实验结果与开源工具ABC比较,LUT数减少了19.2%,表明该方法不仅可减少算术逻辑单元的数目,也可有效减少普通逻辑资源的数目,最终实现面积优化.
刘贵宅于芳刘忠立刁岚松吴洋
关键词:寄存器传输级算术逻辑单元面积优化逻辑优化
用于FPGA的多层次集成设计系统的设计与实现被引量:6
2012年
针对当前现场可编程门阵列(field programmable gate array,FPGA)领域,电子设计自动化(electronic design automation,EDA)工具集成度不够高、不具备用户自主设计FPGA芯片的功能等问题,设计并实现一套完整的FPGA多层次集成设计系统(versatile design system,VDS).该系统包括高度集成的设计开发环境和FPGA芯片级到系统级的设计与验证工具,为设计、应用和验证自主研发的FPGA芯片提供了一个有效平台.VDS的显著特点在于提供了全自动芯片生成功能,使用户能根据自身需要灵活控制芯片的规模和功能,快速开发一系列的适应不同应用的FPGA.借助VDS成功设计出两款FPGA芯片,通过对FPGA进行电路设计以及对芯片和应用进行仿真与验证,证明了VDS的有效可行.
张峰李艳韩小炜李明张倩莉陈亮吴利华张国全刘贵宅郭旭峰杨波赵岩王剑李建忠于芳刘忠立
关键词:微电子学电子设计自动化用户图形界面版图设计系统级设计
共1页<1>
聚类工具0