国家高技术研究发展计划(2005AA1Z1100)
- 作品数:2 被引量:1H指数:1
- 相关作者:邵志标孙海珺雷绍充刘小勇梁峰更多>>
- 相关机构:西安交通大学更多>>
- 发文基金:国家高技术研究发展计划国家部委预研基金更多>>
- 相关领域:自动化与计算机技术更多>>
- 高速流水线浮点乘法器的设计研究
- 2007年
- 设计了一种新颖的、支持扩展单精度43位浮点数的流水线乘法器IP芯核。该设计采用了改进的三阶Booth算法,提出了混合树形结构压缩阵列和双乘法通道6级流水线结构。经FPGA硬仿真验证表明,该乘法器运算能力达到143.6MFLO/S,比Altera公司近期提供的同类乘法器单元快47%。该设计有效地提高了乘法器的整体性能。
- 梁峰邵志标雷绍充孙海珺刘小勇
- 关键词:BOOTH算法浮点乘法器流水线
- 基于非冗余排序的地址总线的功耗优化编码被引量:1
- 2006年
- 提出了一种新的低功耗非冗余排序总线编码方法,通过对改进的偏移地址线的动态重排以降低具有高负载的地址总线的功耗.该编码方法根据偏移地址的值域对地址总线的低位进行优化重排,通过高位地址总线传送排序矢量至存储器的地址接收端,相对于传统的地址总线编码方法,具有更低的总线跳变率.实验结果表明,采用所提出的非冗余排序总线编码,地址总线的跳变率降低了88.2%,功耗减少了76.1%,有效降低了地址总线的功耗.
- 孙海珺邵志标
- 关键词:低功耗地址总线总线编码跳变