搜索到1220篇“ CMOS射频集成电路“的相关文章
- CMOS射频集成电路的现状与进展分析
- 2020年
- 基于CMOS射频集成电路在通信技术发展的重要基础,它是通信领域的研究热点。论述CMOS射频集成电路的研究成果,CMOS射频集成电路中的功能单元,及其未来发展的展望。
- 郭金宇
- 关键词:CMOS射频集成电路低噪声放大器混频器
- CMOS射频集成电路中多级放大器级间耦合方法被引量:1
- 2020年
- 传统的放大器电路级间耦合方法存在噪声系数达不到电路指标要求的情况,导致耦合效果较差。文中提出一种新的CMOS射频集成电路中多级放大器级间耦合方法。通过CMOS射频集成电路模型提取多级放大器的级间参数,利用输入输出参数完成放大器级间噪声系数的优化;在此基础上,构建级间耦合模型,实现多级放大器内部各级之间的能量传递。实验结果表明,传统方法的噪声系数达到1.71 dB,而文中方法的噪声系数最大仅为1.45 dB,且文中方法的能量传输过程损耗较小,整体耦合效果较好。
- 李铮
- 关键词:射频集成电路多级放大器噪声系数等效电路
- 高等学校“十三五”规划教材 CMOS射频集成电路设计
- 本书以无线射频收发前端为应用目标,首先介绍射频集成电路设计必需的基本知识,包括传输线基本理论、二端口网络与S参数和Smith圆图的基本知识;目前常用的集成电路的工艺技术;阻抗匹配、集成电路元件、噪声与模型、无线系统射频前...
- 马晓娟责任编辑
- CMOS射频集成电路中的关键电源技术研究
- 随着电子科学技术的发展,移动电子设备的普及,以及可穿戴电子行业的持续升温,电子系统朝着小型化、一体化和集成化的方向发展。作为电子系统最基本的功能,电源管理技术也因此获得了广泛的关注。而随着人们对移动电子设备小型化便携化需...
- 吴雨桐
- 关键词:CMOS工艺线性稳压器频率补偿瞬态响应
- CMOS射频集成电路衬底电磁干扰抑制的分析与设计
- 随着无线通信技术的飞速进步,其核心器件——射频集成电路正向着高性能、集成化、低功耗的趋势发展。采用CMOS工艺的片上系统(SoC)逐渐成为射频集成电路的主流设计形式。作为一种高集成度的解决方案,射频SoC的硅衬底上往往集...
- 张乐
- 关键词:射频集成电路电磁干扰保护环去嵌入
- 纳米尺度互连线寄生参数的仿真及应用于CMOS射频集成电路设计被引量:1
- 2016年
- 本文给出了一种应用于电路版图仿真的互连线寄生参数模型。该模型基于物理现象的集总参数模型,模型各个参数都可以采用电磁场仿真软件提取得到。文中分析了模型的仿真精度,并通过仿真显示该模型有效性。最后,对该互连线的寄生参数模型应用于CMOS集成电路设计的流程进行了讨论分析。分析表明在集成电路设计中采用该模型可以根据电路设计要求进行调整互连线的尺寸,并可将互连线参数作为电路设计的一部分进行综合考虑,有助于提高电路综合性能。
- 苏晓刘宝宏陈瑛郭玄灜
- 关键词:电路仿真
- CMOS射频集成电路与系统的设计
- 2012年
- 大众消费市场对无线电子设备的大量需求促进了无线电收发机的进一步集成化水平。射频(RF)CMOS技术的迅速发展,实现了射频集成电路和系统的小体积、高性能和低成本。本书从射频集成电路的基础知识开始,首先介绍了相关的基本概念,然后进一步讲述了通信工程原理、收发器架构和无线标准等RFIC方面的许多必要基础理论。介绍由浅人深,易于读者理解。书中包含了大量成熟的电路设计技术,并针对射频集成电路和系统中的一些关键问题,给出了独特新颖的设计方案。书中介绍的设计技术,能够使设计人员更灵活地运用和变更现有技术来创造出性能更好的电路设计方案。
- Kiat Seng Yeo(著)孙方敏
- 关键词:CMOS射频集成电路电路设计CMOS技术电子设备
- CMOS射频集成电路设计
- 这本被誉为射频集成电路设计的指南书全面深入地介绍了设计千兆赫兹(GHz)CMOS射频集成电路的细节。本书首先简要介绍了无线电发展史和无线系统原理;在回顾集成电路元件特性、MOS器件物理和模型、RLC串并联和其他振荡网络及...
- (美)托马斯H.李著
- 关键词:电路设计
- 用于CMOS射频集成电路中多级放大器级间耦合的片上变压器的设计方法与模型被引量:1
- 2011年
- 为了设计最优的级间耦合变压器以最大化多级放大器的增益,提出了一种N∶1片上变压器的版图设计方法,建立了基于物理的变压器集约等效电路模型。对于5 GHz下工作的变压器耦合两级放大器,利用该设计方法找到了最优的变压器结构参数。将三维全波电磁场仿真软件HFSS对该结构模拟所得的参数模块与应用物理模型建立的变压器等效电路分别代入两级放大器进行电路模拟,两者模拟结果相互符合。
- 李萌余志平
- 关键词:阻抗匹配设计方法
- CMOS射频集成电路片上ESD防护研究
- 静电放电(ESD)已经成为影响集成电路产品可靠性的严重问题,所有芯片都必须设计防护电路来减轻ESD的威胁。在射频集成电路中,ESD防护设计面临更大的挑战,例如:由ESD防护器件引入额外寄生如电容、噪声等,会造成射频核心电...
- 杜晓阳
- 关键词:射频集成电路寄生电容晶闸管可靠性分析